
CS4385
引脚名称
AOUTA1 +, -
AOUTB1 +, -
AOUTA2 +, -
AOUTB2 +, -
AOUTA3 +, -
AOUTB3 +, -
AOUTA4 +, -
AOUTB4 +, -
VA
VLS
#
引脚说明
39, 40
38, 37
35, 36
34, 33
差分模拟输出
(输出) - 满量程差分模拟输出电平是在指定
29日, 30模拟特性规格表。
28, 27
25, 26
24, 23
32
43
模拟电源
(输入)
-
正电源的模拟部分。请参阅推荐
工作条件进行适当的电压。
串行音频接口电源
(输入)
-
确定所需要的信号电平的串行音频接口
脸上。请参阅推荐工作条件进行适当的电压。
串行控制端口时钟
(输入) - 串行时钟,串行控制端口。需要一个外部上拉
电阻在IC逻辑接口电压
如图所示的典型连接图模式。
串行控制数据
(输入/输出) - SDA是IC模式下的数据I / O线,需要一个外部上拉
电阻到逻辑接口电压时,如图所示的典型连接图。 CDIN是
在SPI控制端口接口输入数据线
模式。
地址位0 ( IC ) /片选( SPI )
(输入) - AD0是IC模式芯片地址引脚; CS为片
选择信号SPI格式。
TEST
(输入) - 这些引脚未在软件模式中使用,并且不应被悬空(连接到
接地)。
软件定义模式
SCL / CCLK
15
SDA / CDIN
16
AD0/CS
TST
17
10, 12
硬件模式定义
M0
M1
M2
M3
M4
DSD_SCLK
DSDA1
DSDB1
DSDA2
DSDB2
DSDA3
DSDB3
DSDA4
DSDB4
17
16
15
12
10
42
3
2
1
48
47
46
45
44
模式选择
(输入) - 确定装置的操作模式,如详细
表4
和
5.
DSD定义
DSD串行时钟
(输入) - 串行时钟的直接流数字音频接口。
直接数字流输入
(输入) - 输入用于直接数字流串行音频数据。
DS671F2
7