
AT45DB021D
图2-1 。
SOIC顶视图
SI
SCK
RESET
CS
1
2
3
4
8
7
6
5
SO
GND
VCC
WP
图2-2 。
UDFN顶视图
(1)
SI
SCK
RESET
CS
1
2
3
4
SO
7
GND
6
VCC
5
WP
8
注意:
1.在UDFN封装底部的金属焊盘是浮动的。这种垫可以是“无连接”,或连接到GND 。
3.框图
WP
闪存阵列
页面(二百六十四分之二百五十六字节)
BUFFER (二百六十四分之二百五十六BYTES )
SCK
CS
RESET
VCC
GND
SI
I / O接口
SO
3
3638F–DFLASH–4/08