
2006年11月
修订版1.5
ASM5P2304A配置
设备
ASM5P2304A-1
ASM5P2304A-1H
ASM5P2304A-2
ASM5P2304A-2
ASM5P2304A-2H
ASM5P2304A-2H
ASM5P2304A
反馈
银行A或B银行
银行A或B银行
银行
B组
银行
B组
银行A频率
参考
参考
参考
2 X参考
参考
2 X参考
B组频率
参考
参考
参考/ 2
参考
Reference/2
参考
零延迟和偏移控制
对于需要零输入输出延时的应用,所有的输出都必须同样装
.
1500
1000
REF-输入到CLKA / CLKB延迟( PS)
500
0
-30
-500
-25
-20
-15
-10
-5
0
5
10
15
20
25
30
-1000
-1500
输出装量差异: FBK负载 - CLKA / CLKB负载(PF )
REF输入到CLKA / CLKB延迟VS差异FBK引脚和CLKA / CLKB引脚之间加载
关闭ASM5P2304A的FBK的反馈回路
销可以从任何四个可用的输出来驱动
销。输出驱动FBK引脚将总共驾驶
负载7pF的加任何额外的负载,它驱动。该
这个输出(相对负载相对于所述
其余输出)可以调整输入输出延迟。这
示于上述的图。
对于需要零输入输出延时,所有的应用程序
输出包括一个提供反馈应该是
同样加载。如果输入输出延迟调整是
需要使用上面的图形计算负载
反馈输出和剩余之间的差异
输出。对于零输出,输出偏斜,一定要加载
输出同样。
3.3V零延迟缓冲器
注意:本文档中的信息如有更改,恕不另行通知。
2 14