
初步的技术数据
引脚配置和功能描述
24
23
22
21
20
19
R
SET
SD
GND
SDV
DD
MUXOUT
LD
REF
IN
ADF4150
CLK
数据
LE
CE
SW
V
P
1
2
3
4
5
6
销1
指标
ADF4150
顶视图
18
17
16
15
14
13
DV
DD
PDB
RF
AV
DD
2
RF
OUT
+
RF
OUT
AGND
图3.引脚配置, 24引脚4mm ×4mm的
表4.引脚功能描述
针
号
1
2
3
4
5
6
7
8
9
10
11
12,13
14
15
16
17
18
19
20
21
助记符
CLK
数据
LE
CE
SW
V
P
CP
CP
GND
AV
DD
1
RF
IN
+
RF
IN
A
GND
RF
OUT
RF
OUT
+
AV
DD
2
PDB
RF
DV
DD
REF
IN
LD
MUXOUT
功能
串行时钟输入。数据移入在CLK的上升沿的32位移位寄存器。该输入是一个高
阻抗CMOS输入。
串行数据输入。该串行数据首先被装载的MSB与三个LSB作为控制位。该输入是一个高
阻抗CMOS输入。
负荷启用, CMOS输入。当LE变为高电平时,存储在移位寄存器中的数据被加载到寄存器
被选中的三个LSB 。
芯片使能。逻辑低该引脚关断器件并将电荷泵进入三态
模式。以销高功率达因的关断位的状态的设备。
快速锁定开关。一个连接时,应使用快速锁定模式下进行环路滤波器到该引脚。
电荷泵电源。这应该是大于或等于AV
DD
。在系统中AV
DD
为3V时,它可以
被设置为5.5 V,并用来驱动VCO,具有高达5.5 V的调谐范围
电荷泵的输出。当启用时,这提供了±I
CP
到外部环路滤波器。环路滤波器的输出
连接到V
TUNE
以驱动外部VCO 。
电荷泵地面。这是接地返回引脚CP
OUT
.
模拟电源。此范围从3.0 V至3.6 V.去耦电容到模拟地平面是
被放置在尽可能靠近此引脚。 AV
DD
必须具有相同的值的DV
DD
.
输入到RF输入。此小信号输入被交流耦合到外部VCO 。
互补输入到RF输入。这一点,必须去耦至地平面以小旁路
电容,典型值为100 pF的。
模拟地。这是一个接地返回引脚AV
DD
1和AV
DD
2.
互补的RF输出。的输出电平是可编程的。 VCO的基本输出或分开的
下来的版本可用。
RF输出。的输出电平是可编程的。 VCO的基本输出或分频版本是
可用。
模拟电源。此范围从3.0 V至3.6 V.去耦电容到模拟地平面是
被放置在尽可能靠近此引脚。 AV
DD
2必须具有相同的值的DV
DD
.
RF掉电。该引脚上的逻辑低电平静音的RF输出。此功能也可由软件控制。
数字电源。应该是相同的电压为AV
DD
。去耦电容到地平面应
被放置在尽可能靠近此引脚。
参考输入。这是一个CMOS输入用作为V的标称阈值
DD
/ 2和直流等效输入电阻
100 kΩ的。这个输入可以从TTL或CMOS晶体振荡器来驱动,或者它可以是交流耦合的。
锁定检测输出引脚。该引脚输出逻辑高电平,表示PLL锁定。逻辑低输出指示损失
PLL锁定。
多路输出。该多路输出允许使用的锁定检测,在缩放RF或缩放参考
可从外部访问的频率。
牧师PRI |第27 7
CP 7
CPGND 8
AV
DD
1
9
RF
IN
+
10
RF
IN
11
AGND 12