位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > A40MX02-1BG100 > A40MX02-1BG100 PDF资料 > A40MX02-1BG100 PDF资料2第78页

40MX和42MX FPGA系列
表38 -
A42MX36时序特性(标称5.0V操作)
(最坏情况下的商业条件,V
CCA
= 4.75V ,T
J
= 70°C)
' -3 '速度
'-2 '速度
“-1”速度
“标准”速度
“ -F ”速度
参数说明
TTL输出模块时序
5
(续)
t
ENLZ
t
GLH
t
GHL
t
LSU
t
LH
t
LCO
t
ACO
d
TLH
d
THL
启用垫低到Z
G-到垫高
G-到垫低
I / O锁存器输出设置最多
I / O锁存输出保持
I / O锁存时钟到输出(垫,用于─
垫) 32 I / O
阵列时钟锁存到输出( Pad-
到PAD ) 32个I / O
电容性负载,从低到高
电容性负载,高至低
分钟。马克斯。分钟。马克斯。分钟。马克斯。分钟。马克斯。分钟。马克斯。单位
4.9
2.9
2.9
0.5
0.0
5.7
7.8
0.07
0.07
0.5
0.0
5.5
3.3
3.3
0.6
0.0
6.3
8.6
0.08
0.08
6.2
3.7
3.7
0.7
0.0
7.1
9.8
0.09
0.09
7.3
4.4
4.4
1.0
0.0
8.4
11.5
0.10
0.10
10.2
6.1
6.1
ns
ns
ns
ns
ns
11.8
16.1
0.14
0.14
ns
ns
NS / PF
NS / PF
CMOS输出模块时序
5
t
DLH
t
DHL
t
ENZH
t
ENZL
t
ENHZ
t
ENLZ
t
GLH
t
GHL
t
LSU
t
LH
t
LCO
t
ACO
d
TLH
d
THL
注意事项:
1.对于双宏模块,使用吨
PD1
+ t
RD1
+ t
PDN
, t
CO
+ t
RD1
+ t
PDN
或T
PD1
+ t
RD1
+ t
SUD
,适当的指令。
2.路由延迟对于典型设计跨最坏情况下的运行工况。这些参数应该被用于估计
器件的性能。布线后的时序分析或模拟需要确定实际性能。
3.数据适用于基于S-模块的宏。从C -模块,构建了连续的宏时序参数可
从定时程序获得。
4.设置和保持时间参数为输入缓冲器锁存器被定义为相对于所述PAD和D输入端。外部设置/
持定时参数必须考虑从外部PAD信号的G输入端延迟。从外部PAD信号延迟
对G输入减去(增加)的内部设置(保持)时间。
5.延迟基于35 pF的负载。
数据 - 垫高
数据对垫低
启用垫Z到高
启用垫Z到低
启用垫高到Z
启用垫低到Z
G-到垫高
G-到垫低
I / O锁存建立
I / O锁存保持
I / O锁存时钟到输出(垫,用于─
垫) 32 I / O
阵列时钟锁存到输出( Pad-
到PAD ) 32个I / O
电容性负载,从低到高
电容性负载,高至低
0.5
0.0
5.7
7.8
0.07
0.07
3.5
2.5
2.7
2.9
5.3
4.9
5.0
5.0
0.5
0.0
6.3
8.6
0.08
0.08
3.9
2.7
3.0
3.3
5.8
5.5
5.6
5.6
0.6
0.0
7.1
9.8
0.09
0.09
4.5
3.1
3.3
3.7
6.6
6.2
6.3
6.3
0.7
0.0
8.4
11.5
0.10
0.10
5.2
3.6
3.9
4.3
7.8
7.3
7.5
7.5
1.0
0.0
11.8
16.1
0.14
0.14
7.3
5.1
5.5
6.1
10.9
10.2
10.4
10.4
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
NS / PF
NS / PF
1 -7 2
v6.0