位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1308页 > A3P1000-1FG144M > A3P1000-1FG144M PDF资料 > A3P1000-1FG144M PDF资料1第16页

军队的ProASIC3 / EL低功耗快闪FPGA
I / O上电和电源电压阈值上电复位
(军事)
精密电管理电路的设计到每一个的ProASIC
3设备。这些
电路确保在关机状态轻松过渡到设备的供电状态。
在许多不同的设备可以以最小的电流尖峰或浪涌任何顺序上电。
此外,在I / O将在通过所述上电序列为已知状态。其基本原理是
所示
图2-2 2-5页
和
图2-3 2-6页。
有五个地区在上电期间需要考虑。
军队的ProASIC3的I / O被激活只有当所有的以下三个条件:
1. V
CC
和V
CCI
高于指定的最低点之旅(图
2-2 2-5页
和
图2-3 2-6页) 。
2. V
CCI
& GT ; V
CC
- 0.75 V(典型值)
3.芯片处于操作模式。
V
CCI
触发点:
大力推动: 0.6 V < trip_point_up < 1.2 V
斜坡下降: 0.5 V < trip_point_down < 1.1 V
V
CC
触发点:
大力推动: 0.6 V < trip_point_up < 1.1 V
斜坡下降: 0.5 V < trip_point_down < 1 V
V
CC
和V
CCI
斜坡上升跳变点约为100毫伏比减速跳变点高。这
特别是内置的滞后防止不希望的电振荡和电流浪涌。记
以下:
在编程过程中, I / O的成为三态和弱上拉至V
CCI
.
JTAG供电, PLL电源和电荷泵V
泵
供应没有影响I / O
行为。
2 -4
v1.0