
恩智浦半导体
74AHC2G125 ; 74AHCT2G125
双缓冲/线路驱动器;三态
V
I
NOE输入
GND
t
PLZ
V
CC
产量
低到关
截止到低
V
OL
t
PHZ
V
OH
产量
高到关
断到高
GND
输出
启用
V
Y
V
M
V
M
V
X
t
PZH
t
PZL
V
M
输出
残
输出
启用
mna362
在测量点中给出
表9 。
逻辑电平: V
OL
和V
OH
是随输出负载所发生的典型的输出电压电平。
图7.启用和禁用时间
表9 。
TYPE
74AHC2G125
74AHCT2G125
测量点
输入
V
M
0.5V
CC
1.5 V
产量
V
M
0.5V
CC
0.5V
CC
V
X
V
OL
+
0.3 V
V
OL
+
0.3 V
V
Y
V
OH
0.3 V
V
OH
0.3 V
74AHC_AHCT2G125_2
NXP B.V. 2008保留所有权利。
产品数据表
牧师02 - 2008年12月22日
8 15