位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第533页 > AT91SAM9XE128 > AT91SAM9XE128 PDF资料 > AT91SAM9XE128 PDF资料2第17页

AT91SAM9XE128 / 512分之256初步
- 行仲裁及附表AHB要求
- 独立的大师的指令和数据访问提供完整的矩阵
系统的灵活性
- 独立的地址和数据总线为32位指令接口和
32位数据接口
- 在地址和数据总线,数据可以是8位(字节) , 16位(半字)或32位
(字)
7.2
总线矩阵
6层矩阵,处理从6主人的请求
可编程仲裁策略
- 固定优先级仲裁
- 轮转仲裁,无论是与没有默认主,上次访问默认主
或固定默认主
突发管理
- 打破与时隙周期限制支持
- 未定义突发长度支持
- 每个法师一个地址解码器
- 三个不同的从站可以被分配到每个解码存储区:一个用于
内部ROM启动,一个用于内部闪存启动,一个在重映射后的
引导模式选择
- 非易失性引导存储器可以是内部ROM或内部闪存
- 选择是由通用NVM位采样复位制作
重映射命令
- 允许内部SRAM重映射在引导非挥发性记忆地点
( ROM或Flash )
- 允许处理动态异常向量
7.2.1
矩阵大师
在AT91SAM9XE128 / 512分之256的总线矩阵管理6大师赛,因此每个船长可以
同时与他人进行接入,这取决于它访问从机是否是
可用。
每个主服务器具有其自己的译码器,其可以专门为每个主人来定义。为了
简化处理,所有的大师都相同decodings 。
表7-1 。
MASTER 0
MASTER 1
硕士2
主3
主4
高手5
总线矩阵大师名单
ARM926
指令
ARM926数据
外设DMA控制器
USB主机控制器
图像传感器控制器
以太网MAC
17
6254CS–ATARM–08-Jan-10