位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第64页 > XC2S50-6PQG208C > XC2S50-6PQG208C PDF资料 > XC2S50-6PQG208C PDF资料2第41页

R
的Spartan- II FPGA系列:功能描述。
IOBUF_<slew_rate>_<drive_strength>
<slew_rate>可以是F(快速) ,或S (慢速)和
<drive_strength>以毫安(2,4 ,6,8 ,12,16被指定,
或24 ) 。
通用的I / O性能
获得一些通用的I / O功能(例如,
位置约束,输入延迟,输出驱动强度,并
压摆率)可通过与相关性
这些功能。
T
I
IOBUF
输入延迟特性
一个可选的延迟元件与每个IBUF相关联。
当IBUF驱动IOB内的触发器,该延迟
元素默认激活,以确保零保持时间
要求。使用NODELAY = TRUE属性
覆盖此默认值。
在该情况下,当IBUF不驱动内的触发器
在IOB ,在默认情况下延迟元件去激活,以
提供更高的性能。延迟输入信号,
激活具有时滞= TRUE属性的延迟元件。
IO
O
DS001_40_061200
图40:
输入/输出缓冲器Primitiveprimitive
( IOBUF )
当IOBUF原始支持的I / O标准等
如LVTTL , LVCMOS或PCI33_5的自动IBUF
配置为,除非伏可承受5V输入缓冲器
CCO
为
银行小于2V 。如果单端IBUF放置
在银行与HSTL标准(V
CCO
< 2V )时,输入
缓冲区不是5V容限。
电压参考信号是"banked"内
上半边缘基础的Spartan- II设备,使得对于所有
包有八个独立的V
REF
银行
在内部。看
图36 ,第39页
供的表示
了Spartan- II FPGA I / O插槽。在每家银行
大约每6个I / O引脚1是自动
构造为V
REF
输入。
对通用I / O IOBUF的附加限制
安置要求给定V内
CCO
各银行
IOBUF必须共享相同的输出源的驱动电压。
任何类型和输出缓冲器不输入缓冲器
需要V
CCO
可放置在同一V内
CCO
银行。
组委会属性可以指定IOBUF的位置。
一个可选的延迟元件与所述输入路径相关联
在每个IOBUF 。当IOBUF驱动一个输入触发器
在IOB中,延迟元件激活默认情况下,以
确保零保持时间的要求。覆盖此默认
与NODELAY = true属性。
在该情况下,当IOBUF不驱动的输入触发器
的IOB内,延迟元件去激活默认到
提供更高的性能。延迟输入信号,
激活具有时滞= TRUE属性的延迟元件。
3态输出缓冲器和双向缓冲器可以有
无论是弱上拉电阻,弱上拉下拉电阻,或者
弱"keeper"电路。通过将控制此功能
适当的原语输出网IOBUF的
(上拉,下拉菜单中,或饲养) 。
IOB触发器/锁存器属性
在I / O模块(IOB )包括在一个可选寄存器
输入路径,输出路径上的可选寄存器,和一个
在三态控制引脚可选的寄存器。设计
实现软件自动利用的
这些寄存器时的地图下面的选项
程序中指定:
地图-PR B <filename>
可替换地, IOB = TRUE,属性可以被放置在一个
注册迫使映射器将寄存器的IOB 。
位置约束
指定每个通用I / O的原始的位置
位置约束LOC连接到通用I / O
原始。外部端口标识符表示的值
位置约束。的端口识别符的格式
取决于所选择的具体设计的包装。
组委会属性使用下面的表格:
LOC=A42
LOC=P37
输出摆率物业
在LVTTL的输出缓冲器的情况下( OBUF , OBUFT ,并
IOBUF ) ,压摆率控制可以与被编程
SLEW =属性。默认情况下,转换速率为每个输出
缓冲区降低到最小化电源总线瞬态时
开关非关键信号。摆=属性有一个
以下两个值。
SLEW = SLOW
SLEW = FAST
输出驱动强度物业
对于LVTTL输出缓冲器( OBUF , OBUFT和IOBUF ,
所需的驱动强度可以与驱动器指定=
DS001-2 ( V2.8 ) 2008年6月13日
产品speci fi cation
www.xilinx.com
4模块2
41