位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第0页 > DSPIC33FJ256GP206I/PF > DSPIC33FJ256GP206I/PF PDF资料 > DSPIC33FJ256GP206I/PF PDF资料4第19页

dsPIC33FJXXXGPX06/X08/X10
2.0
准则抵达
开始使用16位
数字信号
控制器
本数据手册总结了特点
在dsPIC33FJXXXGPX06 / X08 / X10的
系列器件。它不旨在是一个
全面的参考源。对
在这个数据补充信息
片,请参见“的dsPIC33F
家庭
参考手册“ ,
其可
从
该
微芯片
网站
( www.microchip.com ) 。
2.2
去耦电容
去耦电容在每对使用
电源管脚,如V
DD
, V
SS
, AV
DD
和
AV
SS
是必须的。
使用去耦时,需要考虑以下标准
电容器:
电容的值和类型:
推荐
0.1 μF ( 100 nF的) , 10-20V 。该电容应
是低ESR,谐振频率
的20 MHz或更高的范围内。这是
建议使用陶瓷电容。
放置在印刷电路板:
该
去耦电容应尽量靠近
到销地。建议
上放置的同一侧的电容器
板作为器件。如果空间有限,在
电容器可以被放置在所述另一层
采用PCB过孔;但是,需要确保跟踪
从销到电容器长度为内
四分之一英寸(6毫米)的长度。
高频噪声处理:
如果板
经历高频噪声,向上的
几十MHz ,添加第二个陶瓷电容
在平行于上述解耦
电容。所述第二电容器的值可以
为0.01 μF至0.001 μF 。把这个
第二电容旁边的主去耦
电容。在高速电路设计中,考虑
让10对电容为
靠近电源和地引脚越好。
例如,0.1μF电容与0.001μF电容并联。
最大限度地提高性能:
在电路板布局
从电源电路中,需要将电源和
先返回痕迹的去耦电容,
然后到器件引脚。这确保了
去耦电容是第一次在电力产业链。
同样重要的是要保持的走线长度
电容和电源引脚之间
最小从而降低PCB走线电感。
注意:
2.1
基本连接要求
抵达
开始
同
该
dsPIC33FJXXXGPX06 / X08 / X10系列的16位的数字
信号控制器(DSC ) ,需要注意一个
之前最小的器件引脚的连接
在继续发展。以下是列表
引脚名称,而必须始终连接:
所有V
DD
和V
SS
引脚
(见
第2.2节“去耦电容” )
所有AV
DD
和AV
SS
引脚(不论是否ADC模块
未使用)
(见
第2.2节“去耦电容” )
V
帽
/V
DDCORE
(见
2.3节对内部电压“电容器
稳压器(V
帽
/V
DDCORE
)”)
MCLR引脚
(见
第2.4节“主复位(MCLR )引脚” )
用于在线串行 PGECx / PGEDx引脚
编程(ICSP )和调试
(见
第2.5节“ ICSP引脚”)
OSC1和OSC2引脚时,外部振荡器
源的使用
(见
第2.6节“外部振荡器引脚” )
此外,可能需要下面的引脚:
V
REF
+/V
REF
- 引脚使用时,外部电压
对于ADC模块的参考实现
注意:
该AV
DD
和AV
SS
引脚必须
ADC的连接独立
基准电压源。
2009年Microchip的科技公司
DS70286C第17页