
LTC1272
APPLICATI
HBEN
S I FOR ATIO
t
8
t
9
CS
t
1
RD
t
10
t
2
忙
t
3
数据
旧数据
DB7-DB0
t
12
HOLD
轨道
LTC1272 TA19
t
4
t
5
t
CONV
t
7
图17. ROM模式,两字节的读时序图
表5. ROM模式下,两个字节读数据总线状态
数据输出
FIRST READ
第二次读
三读
D7
DB7
低
DB7
D6
DB6
低
DB6
D5
DB5
低
DB5
D4
DB4
低
DB4
D3/11
DB3
DB11
DB3
D2/10
DB2
DB10
DB2
D1/9
DB1
DB9
DB1
D0/8
DB0
DB8
DB0
ROM模式下,两个字节读取
如前面对一个两字节的读所提到的,只有数据
D7输出。 。 。 D 0 /8被使用。转换开始在
与读操作和数据输出正常的方式
状态是一样的ROM的模式,并行读取。看
图17时序图和表5的数据总线的状态。两
需要更多的读取操作以访问新
转换结果。延迟等于LTC1272转换
锡安时间必须转换启动之间被允许
第二数据读取操作。第二个读操作
化,具有HBEN高,禁用转换启动和地区
对数据的高字节( 4个MSB )输出D3 / 11 。 。 。 DO18 。
第三个读操作访问数据的低字节( DB7
。 。 。 DB0 ),并开始另一次转换。 4个MSB的
出现在数据输出D11 。 。 。在所有三个读D8
操作上面。
U
t
8
t
9
t
8
t
9
t
1
t
4
t
5
t
1
t
4
t
5
t
11
t
2
t
3
新资料
DB11-DB8
t
7
t
3
新资料
DB7-DB0
t
12
t
7
W
U
UO
微处理器接口
的LTC1272设计有microproces-接口
感器作为内存映射的设备。 CS和RD控制
输入通用于所有外设存储器接口。
该HBEN输入作为一个数据字节选择8位
处理器,并且通常连接到所述微处理器的
处理器地址总线。
MC68000微处理器
图18示出了一个典型的接口,为MC68000 。该
LTC1272工作在慢速内存模式。 Assum-
荷兰国际集团的LTC1272的地址为C000 ,则
下一个16位移动指令而启动
转换和读取转换结果:
Move.W $ C000 , D0
1272fb
15