位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第781页 > LPC11C14FBD48/301 > LPC11C14FBD48/301 PDF资料 > LPC11C14FBD48/301 PDF资料1第10页

D
D
D
R
A
FT
恩智浦半导体
LPC11C12/C14
FT
FT
FT
D
D
D
R
R
R
A
A
FT
D
R
A
FT
D
R
A
AHB外设
为0xFFFF FFFF
127- 4保留
版权所有
0x5004 0000
3
0x5020 0000
2
1
0
版权所有
GPIO PIO3
GPIO PIO2
GPIO PIO1
GPIO PIO0
APB外设
23 - 31保留
0x4005 C000
0x4008 0000
22
SPI1
版权所有
0x4005 4000
20
C_CAN
版权所有
版权所有
18
17
系统控制
IOconfig进行
SPI0
闪存控制器
PMU
10 - 13保留
0x4002 8000
9
8
版权所有
7
6
0x1000 2000
5
4
3
2
版权所有
1
0
0x0000 8000
+ 512字节
活动中断向量
版权所有
版权所有
ADC
32位计数器/定时器1
32位计数器/定时器0
16位计数器/定时器1
16位计数器/定时器0
UART
WDT
I
2
C总线
0x0000 0200
0x0000 0000
002aaf268
D
R
A
D
R
A
FT
D
R
A
FT
R
R
A
D
R
A
FT
D
R
A
FT
D
R
A
FT
A
FT
A
FT
D
R
D
R
A
F
FT
4 GB
LPC11C12/C14
0x5020 0000
D
D
R
A
FT
D
0x5003 0000
0x5002 0000
0x5001 0000
0x5000 0000
0x4008 0000
R
A
FT
D
A
FT
D
R
A
R
AHB外设
0x5000 0000
0x4005 8000
1 GB
APB外设
0x4000 0000
0x4005 0000
0x4004 C000
0x4004 8000
0x4004 4000
0x4004 0000
0x4003 C000
0x4003 8000
0.5 GB
版权所有
0x2000 0000
16
15
14
0x1FFF了4000
16 KB引导ROM
0x1FFF了0000
0x4002 4000
0x4002 0000
0x4001的C000
0x4001 8000
0x4001 4000
0x4001 0000
将0x4000 C000
0x4000 8000
0x4000 4000
0x4000 0000
8 KB的SRAM
0x1000 0000
32 KB片上闪存( LPC11C14 )
0 GB
16 KB片上闪存( LPC11C12 )
0x0000 4000
0x0000 0000
图3 。
LPC11C12 / C14存储器映射
7.5嵌套向量中断控制器( NVIC )
该嵌套向量中断控制器( NVIC )是Cortex -M0的一个组成部分。该
紧耦合的CPU允许低中断延迟的后期,高效的处理
到达中断。
7.5.1产品特点
控制系统异常和外设中断。
在LPC11C12 / C14 ,NVIC支持32个向量中断,包括13个输入到
从单个GPIO引脚的逻辑起点。
LPC11C12_C14_0
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
初步数据表
启示录00.05 - 2010年5月6日
10 49