位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第901页 > HMT125S6BFR8C-H9 > HMT125S6BFR8C-H9 PDF资料 > HMT125S6BFR8C-H9 PDF资料1第7页

HMT164S6BFR6C
HMT112S6BFR6C
HMT125S6BFR8C
2.引脚架构
2.1引脚定义
引脚名称
CK [1:0 ]
CK [1:0 ]
CKE [1 :0]的
RAS
CAS
WE
S[1:0]
A[9:0], A11,
A[15:13]
A10/AP
A12/BC
BA [ 2 :0]的
ODT [1:0 ]
SCL
SDA
SA [ 1:0]
描述
时钟输入端,正线
时钟输入端,负极线
时钟使能
行地址选通
列地址选通
写使能
芯片选择
地址输入
地址输入/ Autoprecharge
地址输入/突发停止
SDRAM行地址
片上终端控制
2
2
2
1
1
1
2
14
1
1
3
2
引脚名称
DQ [63: 0]
DM [7:0 ]
DQS [7:0 ]
DQS [7:0 ]
RESET
TEST
EVENT
V
DD
V
SS
V
REF
DQ
V
REF
CA
V
DD
SPD
VTT
NC
描述
数据输入/输出
数据口罩
数据选通信号
数据选通信号的补
复位引脚
64
8
8
8
1
逻辑分析仪专用测试引脚(无
1
连接上SODIMM )
温针事件
内核和I / O电源
地
输入/输出参考
SPD及温度传感器电源
终止电压
留作将来使用
总
1
18
52
2
1
2
2
204
串行存在检测( SPD )时钟
1
输入
SPD数据输入/输出
SPD地址
1
2
修订版0.5 / 2009年9月
7