
AD9122
PIN号
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
助记符
DCIP
DCIN
DVDD18
DVSS
D7P
D7N
D6P
D6N
D5P
D5N
D4P
D4N
D3P
D3N
D2P
D2N
DVDD18
DVSS
D1P
D1N
D0P
D0N
DVDD18
SDO
SDIO
SCLK
CS
RESET
NC
AVSS
AVDD33
IOUT2P
IOUT2N
AVDD33
AVSS
REFIO
FSADJ
AVSS
AVDD33
IOUT1N
IOUT1P
AVDD33
REFCLKN
REFCLKP
CVDD18
CVDD18
EPAD
描述
数据时钟输入,阳性。
数据时钟输入,负。
1.8 V数字电源。
数字通用。
数据位7 ,积极的。
数据位7 ,负。
数据位6 ,积极的。
数据位6 ,负。
数据位5 ,积极的。
数据位5 ,负。
数据位4 ,积极的。
数据位4负。
数据位3 ,积极的。
数据位3负。
数据位2 ,积极的。
数据位2负。
1.8 V数字电源。
数字通用。
数据位1 ,积极的。
数据位1负。
数据位0 ,正面的。
数据位0,负数。
1.8 V数字电源。
串行端口数据输出( CMOS电平相对于IOVDD ) 。
串口数据输入/输出( CMOS电平相对于IOVDD ) 。
串口时钟输入( CMOS电平相对于IOVDD ) 。
串口芯片选择。低电平有效( CMOS电平相对于IOVDD ) 。
复位。低电平有效( CMOS电平相对于IOVDD ) 。
没有连接到设备。
模拟电源常见。
3.3 V模拟电源。
Q DAC正电流输出。
Q DAC负电流输出。
3.3 V模拟电源。
模拟电源常见。
基准电压源。标称1.2 V的输出。应去耦至模拟公共端。
满量程电流输出调节。广场上的模拟常见的10 kΩ电阻。
模拟常见。
3.3 V模拟电源。
我DAC正电流输出。
我DAC负电流输出。
3.3 V模拟电源。
PLL参考时钟输入,负。该引脚具有辅助功能的SYNC输入。
PLL参考时钟输入,阳性。该引脚具有辅助功能的SYNC输入。
1.8 V时钟电源。供应时钟接收器,时钟分配和PLL电路。
1.8 V时钟电源。供应时钟接收器,时钟分配和PLL电路。
裸露焊盘必须连接到AVSS 。这提供了一种电,热和机械连接
在PCB上。
第0版|第9页的56