
初步
的PSoC
5 : CY8C52系列数据表
7.2.2数据路径模块
在数据路径中包含一个8位的单周期ALU ,与相关
比较和条件生成逻辑。此数据路径模块
优化以实现嵌入式功能,诸如定时器,
计数器,积分器,PWM , PRS , CRC ,移位器和死区
发电机和许多其他。
图7-8 。数据通路顶级
PHUB系统总线
R / W访问所有
注册
F1
FIFO的
条件: 2比较,
2零检测, 2个项目
检测溢出检测
投入
可编程
路由
输入
多路复用器
6
F0
A0
A1
D0
D1
产量
多路复用器
6
数据路径控制
控制存储RAM
8字×16位
输出
可编程
路由
D1
数据寄存器
D0
A1
蓄能器
A0
PI
并行输入/输出
(到/从可编程路由)
PO
至/从
前
数据通路
链接
至/从
NEXT
数据通路
ALU
移
面膜
7.2.2.6工作寄存器
数据路径包含六个主要工作寄存器,这是
在正常操作期间由CPU固件或DMA访问。
表7-1 。工作数据路径寄存器
名字
功能
描述
7.2.2.7动态数据路径配置RAM
动态配置是改变数据通路的能力
功能与上一个周期接一个周期的基础上的内部配置,
在音序器控制。这是使用8个字的实现
×16位配置RAM,用于存储八个不同的16 -bit宽
配置。地址输入到该RAM控制
序,并可以从连接到任何块被路由
UDB的路由矩阵,最典型的PLD逻辑, I / O管脚,或从
这个或其他数据路径模块的输出。
ALU
A0和A1蓄电池
这些都是对源和汇
在ALU和来源也为
进行比较。
这些来源的ALU
和来源的比较。
这些是主要的接口
到系统总线。它们可以是一
数据源中的数据寄存器
和蓄电池也可以
把累加器采集数据
lators或ALU 。每个FIFO为4
字节深。
D0和D1数据寄存器
F0和F1的FIFO
ALU执行八个通用功能。他们是:
增量
递减
添加
减
逻辑与
逻辑或
逻辑XOR
文件编号: 001-55034修订版**
第38页85
[+ ]反馈