
***
Genesis Microchip公司机密***
gm5110 / 20初步数据表
表4 。
引脚名称
HSYNC
VSYNC
137
136
I
I
模拟HSYNC / VSYNC输入
没有I / O说明
ADC的输入水平同步输入。
[输入,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
ADC输入垂直同步输入。
[输入,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
表5 。
引脚名称
RESETN
GPIO0/PWM0
GPIO1/PWM1
GPIO2/PWM2
GPIO3/TIMER1
5
40
41
42
43
I
IO
IO
IO
IO
系统接口和GPIO信号
低电平有效的硬件复位信号。复位信号必须保持为低电平时间至少持续1μs 。
[输入,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号或PWM0 。通过寄存器设定漏极开路选项。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号或PWM1 。通过寄存器设定漏极开路选项。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号或PWM2 。通过寄存器设定漏极开路选项。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号。通过寄存器设定漏极开路选项。该引脚也
连接到OCM的定时器1的时钟输入。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号。通过寄存器设定漏极开路选项。该引脚也
通过编程的OCM寄存器连接到OCM UART数据输入信号。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号。通过寄存器设定漏极开路选项。该引脚也
通过编程的OCM寄存器连接到OCM UART数据输出信号。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号。这也是低电平有效的中断输入OCM ,是
直接连接到OCM int_0n 。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号。通过寄存器设定漏极开路选项。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出信号。通过寄存器设定漏极开路选项。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输入/输出或PROM写使能信号。通过寄存器漏极开路选项
设置。 [双向输入,施密特触发器( 400mV的典型的滞后现象) , 5V容限]
在独立的通用输入/输出或主2线串行接口到NVRAM
操作。通过寄存器设定漏极开路选项。 [双向输入,施密特触发器
( 400mV的典型的滞后现象) , 5V容限]
DDC接口为DVI - HDCP通信。这是5V容限SCL引脚。
DDC接口为DVI - HDCP通信。这是5V兼容SDA引脚。
通用输入/当主机接口被禁用的输出信号,或者主机接口
帧信号。
[双向,史密特触发器( 400mV的典型迟滞) ,限摆率,可承受5V ]
通用输入/输出信号。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
没有I / O说明
GPIO4/UART_DI
44
IO
GPIO5/UART_DO
45
IO
GPIO6
GPIO7
GPIO8/IRQINn
46
47
39
IO
IO
IO
GPIO9
GPIO10
GPIO11/ROM_WEn
GPIO12/NVRAM_SDA
GPIO13/NVRAM_SCL
GPIO14/DDC_SCL
GPIO15/DDC_SDA
GPIO16/HFSn
48
49
50
51
52
6
7
205
IO
IO
IO
IO
IO
I
IO
IO
GPIO17
GPIO18
GPIO19
GPIO20
GPIO21/IRQn
1
208
207
206
4
IO
IO
IO
IO
IO
GPIO22/HCLK
GPO0
GPO1
GPO2
GPO3
GPO4
GPO5
GPO6
GPO7
204
119
120
121
122
123
124
125
126
IO
O
O
O
O
O
O
O
O
通用输入/输出信号时,主机端口被禁用,或低电平有效,开
漏中断输出引脚。
[双向, 5V容限]
通用输入/输出信号时,主机接口被禁用,或者主机的时钟信号。
[双向,史密特触发器( 400mV的典型的滞后现象) , 5V容限]
通用输出信号。
2002年6月
6
C5110-DAT-01C