
***
Genesis Microchip公司机密***
gm5110 / 20初步数据表
表2中。
引脚名称
AVDD_IMB
REXT
AGND_IMB
VDD_RX2_2.5
GND_RX2
AGND_RX2
RX2+
RX2-
AVDD_RX2
VDD_RX1_2.5
GND_RX1
AGND_RX1
RX1+
RX1-
AVDD_RX1
VDD_RX0_2.5
GND_RX0
AGND_RX0
RX0+
RX0-
AVDD_RX0
RXC +
RXC-
AVDD_RXC
AGND_RXC
GND_RXPLL
VDD_RXPLL_2.5
CLKOUT
DVI输入端口
没有I / O说明
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
201
AP
AI
AG
P
G
AG
AI
AI
AP
P
G
AG
AI
AI
AP
P
G
AG
AI
AI
AP
AI
AI
AP
AG
G
AP
AO
模拟VDD ( 3.3V ),内部偏置电路。
必须去耦电容进行旁路(尽可能靠近该引脚) 。
外部参考电阻。
外部1千欧姆( 1 % )的电阻应连接在此引脚与AVDD_IMB引脚。
模拟GND内部偏置电路。
必须直接连接到接地平面。
VDD ( 2.5V )的DVI输入对2的逻辑电路。必须去耦电容旁路
GND_RX2销(尽可能接近到销) 。
GND为DVI输入对2的逻辑电路。
必须直接连接到接地平面。
模拟GND为DVI输入对2输入缓冲区。
必须直接连接到模拟地平面。
DVI输入对2
DVI输入对2
模拟VDD ( 3.3V )的DVI输入对2输入缓冲区。必须脱钩绕过
电容器AGND_RX2销(尽可能接近到销) 。
VDD ( 2.5V )的DVI输入对1的逻辑电路。必须去耦电容旁路
GND_RX1销(尽可能接近到销) 。
GND为DVI输入对1的输入缓冲区。
必须直接连接到模拟地平面。
模拟GND为DVI输入对1的输入缓冲区。
必须直接连接到模拟地平面。
DVI输入对1
DVI输入对1
模拟VDD ( 3.3V )的DVI输入对1的输入缓冲区。必须脱钩绕过
电容器AGND_RX1销(尽可能接近到销) 。
VDD ( 2.5V )的DVI输入对0的逻辑电路。必须去耦电容旁路
GND_RX0销(尽可能接近到销) 。
GND为DVI输入对0的逻辑电路。
必须直接连接到接地平面。
模拟GND为DVI输入对0输入缓冲区。
必须直接连接到模拟地平面。
DVI输入对0
DVI输入对0
模拟VDD ( 3.3V )的DVI输入对0输入缓冲区。必须脱钩绕过
电容器AGND_RX0销(尽可能接近到销) 。
DVI输入时钟对
DVI输入时钟对
模拟VDD ( 3.3V )的DVI输入时钟对输入缓冲器。必须100pF电容旁路
电容器AGND_RXC销(尽可能接近到销) 。
模拟GND为DVI输入时钟对输入缓冲器。
必须直接连接到模拟地平面。
数字GND为DVI接收器内部PLL 。
必须直接连接到系统接地平面。
模拟VDD (2.5V ),用于将DVI接收器内部的PLL 。必须用一个去耦旁路
电容器AGND_RXPLL销(尽可能接近到销) 。
仅用于测试目的。不要连接。
表3中。
引脚名称
AVDD_RPLL
AVSS_RPLL
TCLK
XTAL
VDD_RPLL
VSS_RPLL
RCLK PLL引脚
没有I / O说明
150
149
152
151
148
147
AP
AG
AI
AO
P
G
模拟电源为参考DDS + PLL 。连接到3.3V电源。必须与被旁路
0.1uF电容引脚AVSS_RPLL (尽量靠近引脚放置) 。
模拟地为参考DDS + PLL 。
必须直接连接到模拟系统的地平面。
参考时钟(TCLK ),从14.3MHz晶体振荡器,或者从单端
CMOS / TTL时钟振荡器(参考图7)。这是一个5V容限输入。
晶体振荡器的输出。
数字电源RCLK PLL 。连接到3.3V电源。
数字地面RCLK PLL 。
2002年6月
5
C5110-DAT-01C