添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第874页 > CS2200P-CZZ > CS2200P-CZZ PDF资料 > CS2200P-CZZ PDF资料1第8页
CS2200-OTP
4.架构概述
4.1
Δ-Σ分数N频率合成器
在CS2200的核心是一个Δ-Σ分数N频率合成器具有非常高的分辨率
化输入/输出时钟比率,低相位噪声,非常宽范围的输出频率和能力
快速调谐到新的频率。在非常简单的计算,分数N频率合成器的乘法
定时参考时钟由N的值,以产生PLL输出时钟。所需的输出到输入
时钟比率是N被施加到Δ-Σ调制器的值(见
图2)。
在模拟PLL基于频率合成器使用一个低抖动的定时基准时钟作为时间和相
参照用于内部电压控制振荡器(VCO ) 。相位比较器比较的分馏
人-N分频时钟与原来的定时基准而产生控制信号。该控制信号是滤波器
由内部环路滤波器羊羔产生VCO的控制电压,将它的输出频率。该
Δ-Σ调制器调制环路整数分频比来获得的所希望的分数比
参考时钟和VCO的输出(因此调制器的占空比设定分数值) 。这
允许设计可以非常快的锁定时间优化用于一个宽范围的输出频率不
需要外部滤波元件。正如任何分数N频率合成器的定时基准
时钟应该是稳定的,无抖动。
时序参考
时钟
比较
国内
环路滤波器
压控
振荡器
PLL输出
小数N分频
分频器
Δ-Σ
调制器
N
图2. Δ-Σ分数N频率合成器
8
DS842PP1

深圳市碧威特网络技术有限公司