位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1425页 > CS2200P-CZZR > CS2200P-CZZR PDF资料 > CS2200P-CZZR PDF资料1第17页

CS2200-OTP
6.1.2
辅助输出源选择( AuxOutSrc [ 1 : 0 ] )
选择AUX_OUT信号的来源。
AuxOutSrc [1 :0]的
00
01
10
11
应用:
辅助输出源
REFCLK 。
版权所有。
CLK_OUT 。
PLL锁定状态指示灯。
第13页上的“辅助输出”
注意:
当设置为11,
AuxLockCfg
全局参数设置极性和驱动程序类型( “ AUX
PLL
锁定输出配置17页( AuxLockCfg ) “)。
6.2
比0 - 3
在4个32位用户定义的比率存储在CS2200的一次性可编程存储器。看
“赛
把以输入频率比配置“第10页
和
“计算用户自定义比例”上
第19页
了解更多详情。
6.3
6.3.1
全局配置参数
AUX PLL锁定输出配置( AuxLockCfg )
当AUX_OUT引脚被配置为一个锁定指示器( AuxOutSrc [1:0 ]的模态参数=' 11') ,此
全局参数配置AUX_OUT司机要么推挽或开漏。这也决定了
极性锁定的信号。如果AUX_OUT被配置为一个时钟输出,该参数的状态是显示
认为。
AuxLockCfg
0
1
应用:
AUX_OUT驱动程序配置
推挽式,高电平有效(输出“高”的解锁条件, “低”为锁定状态) 。
漏极开路,低电平有效(输出“低”的解锁条件,高-Z为锁定状态) 。
第13页上的“辅助输出”
注意:
AUX_OUT是
开锁
指示器,信号错误条件时, PLL解锁。 There-
前,销极性被定义为与所述
开锁
条件。
6.3.2
参考时钟输入分频器( RefClkDiv [ 1 : 0 ] )
选择输入分频器,用于定时基准时钟。
RefClkDiv [1 :0]的
00
01
10
11
应用:
参考时钟输入分频器
÷ 4.
÷ 2.
÷ 1.
版权所有。
第9页上的“内部定时参考时钟分频器”
REF_CLK频率范围
32兆赫至75兆赫( 50 MHz的XTI )
16 MHz至37.5 MHz的
8 MHz至18.75 MHz的
DS842PP1
17