位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第0页 > HMP125P7EFR4C-Y5 > HMP125P7EFR4C-Y5 PDF资料 > HMP125P7EFR4C-Y5 PDF资料2第7页

1
注册240PIN DDR2 SDRAM DIMM内存模块
功能框图
2GB ( 256Mbx72 ) : HMP125P7EFR4C
VSS
RS0
DQS0
DQS0
DM CS DQS DQS
DQ0
DQ1
DQ2
DQ3
DQS1
DQS1
DQ8
DQ9
DQ10
DQ11
DQS2
DQS2
DQ16
DQ17
DQ18
DQ19
DQS3
DQS3
DQ24
DQ25
DQ26
DQ27
DQS4
DQS4
DQ32
DQ33
DQ34
DQ35
DQS5
DQS5
DQ40
DQ41
DQ42
DQ43
DQS6
DQS6
DQ48
DQ49
DQ50
DQ51
DQS7
DQS7
DQ56
DQ57
DQ58
DQ59
DQS8
DQS8
CB0
CB1
CB2
CB3
I / O 0
I / O 1
I / O 2
I / O 3
DQS9
DQS9
DM CS DQS DQS
DQ4
DQ5
DQ6
DQ7
DQS9
DQS9
DQ12
DQ13
DQ14
DQ15
DQS11
DQS11
DQ20
DQ21
DQ22
DQ23
DQS12
DQS12
DQ28
DQ29
DQ30
DQ31
DQS13
DQS13
DQ36
DQ37
DQ38
DQ39
DQS14
DQS14
DQ44
DQ45
DQ46
DQ47
DQS15
DQS15
DQ52
DQ53
DQ54
DQ55
DQS16
DQS16
DQ60
DQ61
DQ62
DQ63
DQS17
DQS17
CB4
CB5
CB6
CB7
I / O 0
I / O 1
I / O 2
I / O 3
SCL
WP A0 A1 A2
SA0 SA1 SA2
串行PD
SDA
D0
D9
VDDSPD
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
SPD
D0–D17
D0–D17
D0–D17
VDD / VDDQ
VREF
V
SS
D1
D10
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
D2
D11
CK0
CK0
RESET
P
L
L
OE
PCK0 - PCK6 , PCK8 , PCK9 -> CK : SDRAM的D0 -D17
PCK0 - PCK6 , PCK8 , PCK9 -> CK : SDRAM的D0 -D17
PCK7 -> CK :注册
PCK7 -> CK :注册
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
D3
D12
注意:
1. DQ到I / O接线可半字节内改变。
2.除非另有说明,电阻值是22欧姆
±
5%.
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
D4
D13
* S0连接到寄存器A的DCS注册B.与企业社会责任
寄存器A和CSR寄存器B的DCS连接到VDD 。
** RESET , PCK7和PCK7连接到这两个寄存器。其他的信号连接
到两个寄存器之一。
*** A13-15 , BA2具有可选的下拉电阻( 100K欧姆),这是
这里没有表示。
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
D5
D14
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
D6
D15
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
D7
D16
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
DM CS DQS DQS
I / O 0
I / O 1
I / O 2
I / O 3
D8
D17
S0*
BA0-BA2***
A0-A15***
RAS
CAS
WE
CKE0
ODT1
RESET **
PCK7**
1:2
R
E
G
I
S
T
R
E
RST
RS0 -> CS : SDRAM的D0 -D17
RBA - RBA2 -> BA0 - BA2 : SDRAM的D0 -D17
RA0 - RA15 -> A0 -A15 : SDRAM的D0 -D17
RRAS -> RAS : SDRAM的D0 -D17
RCAS -> CAS : SDRAM的D0 -D17
RWE -> WE: SDRAM的D0 -D17
RCKE0 -> CKE0 : SDRAM的D0 -D17
RODT0 -> ODT0 : SDRAM的D0 -D17
上Par_In ,A13 ,A14, A15, BA2和Err_Out的信号线指的是电阻
一节:
“对于未使用的地址输入注册选项”
对于地址和命令奇偶校验功能的信号
寄存器A
VSS
V
DD
Par_In
100K
C0
C1
Par_In
PPO
QERR
V
DD
V
DD
C0
C1
Par_In
PPO
QERR
Err_Out
寄存器B
PCK7**
修订版0.2 / 2008年9月
7