
QL82SD器件数据手册版本C
SERDES开关特性 - 解串器/接收器
表17 :解串行器/接收器开关特性
CDR (10: 1)模式
符号
t
RCP
t
RDC
t
DD
t
RXPD
t
DSR1
t
DSR2
t
DJIT
参数
ChX_rxclk期
ChX_rxclk占空比
解串器的延迟
图23
ChX_rxclk到ChX_rxd [ 9..0 ]
解串器PLL锁定时间
从断电状态
图24 : 25兆赫
图24 : 50兆赫
图: 25兆赫
解串器PLL从SYNCPAT锁定时间
图: 50兆赫
Pad_ChX_p / N抖动
25 MHZ
50兆赫
1.5
2.5
5
8
1
0.75
3.5
nS
uS
uS
uS
uS
pS
pS
2
条件
民
28.5
45
典型值
T
50
2
最大
40.0
55
2
单位
nS
%
nS
×
t
RCP
+ 1.5
×
t
RCP
+ 2.5
×
t
RCP
+ 3.5
±
350
±
200
民
模式依赖
-1
LVDS链路
频率
压缩
模式
信道链路(8: 1,7 :1,4 : 1)模式
符号
参数
条件
典型值
最大
模式依赖
-1
LVDS链路
频率
压缩
模式
单位
t
RCP
ChX_rxclk期
T
nS
t
RDC
t
DD
t
RXPD
t
RXDS
t
RXDH
t
SCD
t
SCP
t
RXD[N-1]
t
DSR1
t
DJIT
ChX_rxclk占空比
解串器的延迟
ChX_rxclk到ChX_rxd [N - 1..0]
Pad_ChX_p / N设置到闸门位置
图26
Pad_ChX_p / N保持到闸门位置
Pad_ClkX_p / N为串行时钟延迟
串行时钟周期
对于位接收器输入选通位置[N - 1 ]
解串器PLL的锁定时间
掉电状态
Pad_ChX_p / N抖动
图24 : 25兆赫
图24 : 50兆赫
25 MHZ
50兆赫
a
2
45
50
2
55
2
%
nS
nS
pS
pS
nS
nS
×
t
RCP
+ 1.5
1.5
×
t
RCP
+ 2.5
2.5
150
150
×
t
RCP
+ 3.5
3.5
200
200
1
0.6
0.8
T /模式
[N-1]
×
t
SCP
+ 1.1
5
8
[N-1]
×
t
SCP
+ 2.4
nS
uS
uS
pS
pS
±
300
±
150
异步电平转换( 1 : 1 )模式
t
添加
t
ADC
异步解串器的延迟 -
数据通道
图27
异步串行延迟 -
a
道钟
0.6
0.8
1
nS
1.7
nS
一。这些价值观包括来自应用程序的数据/时钟偏移内部补偿而产生的延迟。
18
www.quicklogic.com
初步
2002 QuickLogic公司