
KAD5612P
在电源关断模式也可以被控制
通过SPI端口,覆盖NAPSLP销
设置。在此细节被包含在
串行PE-
ripheral接口
部分。这是一个索引函数
从SPI ,而是一个全局函数时控制
从销驱动时。
数据格式
输出数据可以以三种形式:
二进制补码,格雷码和偏移二进制。该
数据格式通过指定outfmt销所示选择
在表4中。
指定outfmt PIN
AVSS
FL燕麦
AVDD
模式
偏移二进制码
二进制补码
格雷码
表4.指定outfmt PIN设置
的数据格式,也可以通过控制
SPI端口,它覆盖了指定outfmt引脚设置。 DE-
在此尾部被包含在
串行外设IN-
terface
部分。
偏移二进制编码映射最负输入端
电压代码量0x000 (全零) ,最位置
略去输入到0xFFF的(所有的) 。二补编码
ING只是补充了偏移二进制码的最高位
表示。
当计算的格雷码的MSB是不变的。
其余位为计算的异或
当前位的位置与下一个最显著位。
图37示出了该操作。
图38.格雷码到二进制的转换
输入电压到各个数据的映射换
垫示于表5中。
输入
电压
- 全量表
- 全量表
+ 1LSB
中等规模
+满量程
- 1LSB
+满量程
OFFSET
二进制
000000000000
000000000001
100000000000
111111111110
111111111111
两公司
补
100000000000
100000000001
000000000000
011111111110
011111111111
灰
CODE
000000000000
000000000001
110000000000
100000000001
100000000000
表5.输入电压,输出码映射
串行外设接口
串行外设接口(SPI)总线是用来设施
该装置和优化per-泰特配置
性能。 SPI总线包括片选( CSB )
串行时钟(SCLK)和串行数据输入/输出
( SDIO ) 。 SCLK最高速率等于ADC的
采样速率(六
样品
)除以16的写操作
系统蒸发散和f
样品
66分的读操作。在f
样品
=
为250MHz ,最大SCLK为15.63MHz的写作和
3.79MHz用于写操作。没有最低
SCLK率。
以下各节描述了各种寄存器
用于配置的SPI或调整性能
修订版0.5.1初步
第18页
图37.二进制到格雷码转换
转换回以抵消从格雷码二进制
必须被递归地进行,利用每个比特的结果
为下一个较低的位,如图38 。