
初步
CY14B101Q1
CY14B101Q2
CY14B101Q3
写保护( WP )引脚
写保护引脚( WP )用于提供硬件写
保护。 WP引脚使所有正常的读写操作
当保持高电平。当WP引脚被拉低,并WPEN
位是'1' ,所有的写操作状态寄存器被禁止。
硬件写保护功能被阻断时的
WPEN位为“0” 。这使用户可以将设备安装在一
系统与WP管脚连接至地,并且仍然写入状态
注册。
WP引脚可与WPEN和块保护位可以一起使用
( BP1和BP0 )状态寄存器的抑制写入内存。
当WP引脚为低电平且WPEN被设置为' 1'时,任何修改
到状态寄存器将被禁用。因此,该存储器是
通过设置BP0和BP1位和WP引脚抑制保护
状态的任何修改寄存器位,提供硬件
写保护。
记
WP变低时, CS仍然偏低,对任何没有影响
正在进行的写操作状态寄存器。
记
CY14B101Q2没有WP引脚,因此不
不提供硬件写保护。
表7
总结了该设备的所有保护功能
表7.写保护操作
WPEN
X
0
1
1
WP
X
X
低
高
温保护不受保护
块
块
0
1
1
1
保护
保护
保护
保护
保护
可写
可写
可写
状态
注册
保护
可写
保护
可写
随后的读操作: CS线之后被拉低到
选择设备时,读操作码,通过在SI发送
接着的三个字节的地址线。最重要
地址字节包含A16的位0和其他位为“无关” 。
地址位A15至A0发送在以下两个地址
字节。在最后一个地址位在SI引脚发送时,
数据( D7 - D0 ),在特定的地址移出SO线
在SCK的下降沿。在SI线上的任何其他数据在最后
地址位被忽略。
CY14B101Q1 / CY14B101Q2 / CY14B101Q3允许读取是
在通过SPI脉冲串可用于读取执行
连续的地址,而不会发出新的READ指令。
如果只有一个字节被读取,将CS线必须被驱动为高电平
后一个字节的数据出来。然而,读出顺序
可以通过按住CS线为低电平,地址继续
自动递增和数据的不断转移出来
SO引脚。当最后的数据的存储器地址( 0x1FFFF )是
到达时,地址翻转为0x0000和设备
继续读取。
写操作(写)
通过执行此设备上的写操作
串行输入( SI )引脚。执行写操作时,如果该设备是
写禁用,则该设备必须先启用写
通过WREN指令。当启用了写入
(文= ' 1 ' ),写指令的下降沿后发表
CS 。写指令构成传送WRITE
操作码在SI上线后3个字节的地址序列和
数据( D7-D0 ),其是要被写入。最高有效地址
字节包含A16的位0与其他位是“无关” 。
地址位A15至A0发送在以下两个地址
字节。
CY14B101Q1 / CY14B101Q2 / CY14B101Q3能使写为
在通过SPI脉冲串可用于写入执行
连续的地址,而不会发出新的写指令。
如果只有一个字节被写入,将CS线必须被驱动为高电平
在D0 ( LSB的数据)后进行发送。然而,如果有更多的字节
被写入, CS线必须保持为低电平,地址是
自动递增。在SI线以下字节
作为数据字节和写在连续地址中。
当最后的数据的存储器地址( 0x1FFFF )为止,该
地址翻转为0x0000和设备继续写。
WEN位复位为“0”上写序列的完成。
内存访问
所有的内存访问都使用的读取和写入完成
指令。这些指令不能被使用,而一个商店
或者RECALL周期正在进行中。商店周期进展
由状态寄存器和HSB引脚RDY位表示。
读序列(READ )
此设备上的读取操作是通过为执行
指令的串行输入引脚( SI)和读取输出上
串行输出( SO )引脚。下面的顺序需要能可
图11.读指令时序
CS
SCK
操作码
17位地址
SI
SO
0
0
0
0
0
0
1
1
0 0
最高位
0
0
0
0
0
A16
~ ~
~ ~
0
1
2
3
4
5
6
7
0
1
2
3
4
5
6
7
20 21 22 23 0
1
2
3
4
5
6
7
A3 A2 A1 A0
最低位
D7 D6 D5 D4 D3 D2 D1 D0
最高位
最低位
数据
文件编号: 001-50091修订版* B
第10页22
[+ ]反馈