
飞思卡尔半导体公司
串行主机接口SPI协议时序
表7串行主机接口SPI协议时序(续)
号
28
29
30
31
特征
1
最后SCK边缘SS没有断言
数据输入有效到SCK边沿(数据
输入建立时间)
最后SCK采样边沿到数据输入
无效
SS断言到数据输出活跃
SS的无效数据高
阻抗
2
SCK边沿到数据输出有效
(数据输出延迟时间)
SCK边沿到数据输出无效
(数据输出保持时间)
SS断言到数据输出有效
( CPHA = 0 )
第一个SCK采样边沿到HREQ输出
放的无效
最后一个SCK采样边沿到HREQ输出
放不拉高( CPHA = 1 )
SS无效到HREQ输出不
拉高( CPHA = 0 )
SS的无效脉冲宽度( CPHA =
0)
HREQ在断言首先SCK边缘
HREQ中的无效到最后一个SCK SAM-
耦边缘( HREQ在设定时间)
( CPHA = 1)
在没有首先SCK边缘HREQ
断言
( HREQ保持时间)
HREQ宽度断言
1.
2.
模式
SLAVE
主/
SLAVE
主/
SLAVE
SLAVE
SLAVE
主/
SLAVE
主/
SLAVE
SLAVE
SLAVE
SLAVE
SLAVE
SLAVE
主
主
表达
—
—
2
×T
C
+10
—
—
2×T
C
+10
2xT
C
+10
T
C
+9
3×T
C
+30
4×T
C
+30
3×T
C
+30
T
C
+6
0.5
×
t
SPICC
+
3×T
C
+43
—
民
12
0
22.4
5
—
—
21.4
—
50
52.2
46.6
12.7
—
0
最大
—
—
—
—
9
100
—
15.0
—
—
—
—
—
—
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
飞思卡尔半导体公司...
32
33
34
35
36
37
38
39
40
41
42
主
—
0
—
ns
43
注意:
主
3 x深
C
ns
V
CORE_VDD
= 1.2 5
±
0.05 V ;牛逼
J
= -40 ℃至115 ℃下进行150兆赫;牛逼
J
= 0 ℃至100 ℃下进行181兆赫;
L
= 50 pF的
周期性采样,而不是100 %测试
摩托罗拉
DSP56371技术数据
11
欲了解更多有关该产品,
转到: www.freescale.com