
LC72713W
在数据输出时序注意事项(与接收到的数据关系)
图3示出所接收的数据和中断控制信号(INT)之间的时序关系。然而,该
延迟与实际接收到的信号由于在MSK解调块解调操作将被忽略。
块同步是通过鉴别BIC代码建立的。如图3,为第n个分组中的数据
可以接收下面的数据包(号n + 1)期间输出。
图4示出用于后垂直校正数据的输出定时。在垂直方向的校正,所述数据为一帧是
存储在存储器中,并且校正操作,如果帧同步成立进行,这是不
可以校正在水平校正所有的分组数据。与垂直校正开始的定时是
开始帧。进行对每个分组水平校正,而在第n帧的分组1 28是
被接收,并将该数据传递给CPU接口。用于从所述的数据执行垂直方向的校正
前一帧中的处理过程中不使用的时间段(帧n -1)。
垂直校正数据由190块为输出时,该数据是在一个块的速率输出
每块接收,以便开始在收到第29次的分组(数据块)的时间。从在数据块中唯一的数据
调频多工广播的帧结构被输出,并且最后的块(方框190 )是接收的期间,输出
第218块。
如前面所指出的(第18页)的分组数据,这是,例如,完全由水平校正校正,是不
输出中的垂直方向的校正输出数据。 ( INT信号没有发出)。然而,该顺序,其中水平
产生输出不是由该分组的数据不被输出的量加速。例如,如果数据包1到
100是由水平校正校正后的垂直校正数据包数据的输出数据包101不会
发生在块号29在图4中的接收位置,但在用于分组数据数129的接收位置。
包n个数据
分组n-1个
收到
数据
BIC
包N + 1
BIC
18毫秒
300 ns(最大值)
BCK
62.5
s
300 ns(最大值)
INT
1毫秒
输出周期为
包N + 1的数据
68
s
数据不能
保证
包n个数据输出
图3中接收到的数据块同步和数据输出时序
接收模块
信号
271
BCK
第一次
FRAME
272
1
第n帧
2
3
28
29
30
31
218
219
220
62.5
s
FCK
18毫秒
1
INT
1毫秒
18毫秒
18毫秒
×
28 = 504毫秒
9毫秒
9毫秒
输出时间为
后垂直校正
从prevoous数据
框架。
2
189
190
图4后垂直校正数据的输出时序
第6870-18 / 29