
TAS3204
音频DSP
与模拟接口
SLES197 - 2007年4月
www.ti.com
9.1时钟控制寄存器( 0×00 )
寄存器0x00提供了超过MCLK , LRCLK , SCLKOUT1 , SCLKOUT2 ,数据字控制用户
大小和串行音频接口模式。寄存器0x00默认=
0×00 00 1B 22 。
表9-2 。时钟控制寄存器( 0×00 )
D31
–
D23
–
–
D15
–
–
–
–
–
–
–
–
D7
IM3
D30
–
D22
1
0
D14
–
–
–
–
–
–
–
–
D6
IM2
D29
–
D21
–
–
D13
–
–
–
–
–
–
–
–
D5
IM1
D28
–
D20
–
–
D12
–
–
–
–
0
0
1
1
D4
IM0
OM3
OM2
OM1
OM0
D27
–
D19
–
–
D11
–
–
–
–
0
1
0
1
D3
D26
–
D18
–
–
D10
–
–
–
–
–
–
–
–
D2
D25
–
D17
–
–
D9
0
0
1
1
–
–
–
–
D1
D24
–
D16
–
–
D8
0
1
0
1
–
–
–
–
D0
输入数据格式
输出数据格式
输出SAP的32位字
SAP输出16位字
SAP输出20位字
SAP输出24位字
输入SAP的32位字
SAP输入16位字
SAP输入20位字
SAP输入24位字
描述
主模式( XTAL )
从模式( MCLK_IN )
描述
自定义固件
描述
描述
9.2微控制器时钟控制寄存器
该寄存器被保留。
48
I
2
寄存器C地图
提交文档反馈