
1.5订购信息
塑料
38引脚TSSOP
( DBT )
TAS3103ADBT
TA
0 ° C至70℃
1.6端子功能
终奌站
名字
A_VDDS ( 3.3 V )
号
7
I / O
TYPE(1)
PWR
描述
PWR引脚用于输入3.3 V电源DPLL和时钟振荡器。
该引脚可以连接到用于驱动DVSS同一电源
电源引脚。为了实现低抖动锁相环,该引脚应绕过来AVSS
一个0.47 μF电容(低ESR最好) 。
AVDD_BYPASS_CAP是内部调节的1.8 V直流电源的引脚排列
使用由DPLL和晶体振荡器。该引脚应连接到引脚8
一个0.47 μF电容(低ESR最好) 。该引脚必须不能用来
电源的外部设备。
AVSS是内部DPLL和振荡器电路的接地基准。
该引脚需要引用同一接地DVSS电源引脚。为了实现
低抖动锁相环,在这个引脚接地噪声非常小。可用性
AVSS引脚允许设计者使用的优化,如星技巧
接地连接,独立的地平面,或其他安静地
分配技术,以实现在这个引脚安静的接地参考。
CS0是的LSB用于产生一个I2C器件地址的一部分,一个2位代码
这使得有可能解决在同一总线上4 TAS3103A芯片不
附加的芯片选择逻辑。对输入的下拉选择00作为默认
当没有CS0 CS1也不连接。
CS1是一个2位代码用于产生一个I2C器件地址的一部分的MSB
这使得有可能解决在同一总线上4 TAS3103A芯片不
附加的芯片选择逻辑。
DVDD_BYPASS_CAP是内部调节的1.8 V电源使用的引脚
所有内部数字逻辑。该引脚必须不能用于外部设备供电。
至少有4.7的陶瓷电容器
F
应尽可能靠近器件
尽可能在该引脚与引脚28. 0.01之间
F
应在连接
平行于高频去耦。
DVSS为数字地引脚。
GPIO0是一个通用的I / O ,通过内部微处理器控制
通过I2C命令。当在I2C主控模式下, GPIO0作为
为CH1 / CH2卷起来的命令。
GPIO1是一个通用的I / O ,通过内部微处理器控制
通过I2C命令。当在I2C主控模式下, GPIO1作为
为CH1 / CH2音量降低的命令。
GPIO2是一个通用的I / O ,通过内部微处理器控制
通过I2C命令。当在I2C主控模式下, GPIO2作为
为CH3卷起来的命令。
GPIO3是一个通用的I / O ,通过内部微处理器控制
通过I2C命令。当在I2C主控模式下, GPIO3作为
为CH 3音量降低的命令。
I2CM_S是一种非锁存输入,用于确定TAS3103A是否充当
一个I2C master或slave 。逻辑高,或无连接,设置TAS3103A作为
I2C主设备。一个逻辑低电平设置TAS3103A作为I2C从器件。作为
主控I2C器件时, TAS3103A I2C端口必须能够访问到外部
EEPROM进行输入。
上拉/
DOWN(2)
无
AVDD_BYPASS_CAP
6
PWR
无
AVSS
8
PWR
无
CS0
24
I
D
下拉
CS1
25
I
D
下拉
DVDD_BYPASS_CAP
29
PWR
无
DVSS
GPIO0
28
18
I / O
PWR
D
无
上拉
GPIO1
19
I / O
D
上拉
GPIO2
20
I / O
D
上拉
GPIO3
21
I / O
D
上拉
I2CM_S
27
I
D
上拉
15