位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第727页 > ATMEGA64-16AC > ATMEGA64-16AC PDF资料 > ATMEGA64-16AC PDF资料1第29页

ATmega64(L)
之前, G拉低(T
su
)不得超过地址有效到ALE低(T
AVLLC
)减去PCB的线路
延迟(依赖于容性负载) 。
图12 。
外部SRAM连接到AVR
D[7:0]
AD7 : 0
ALE
D
G
Q
A[7:0]
AVR
A15:8
RD
WR
上拉和总线保持
SRAM
A[15:8]
RD
WR
在AD7上拉: 0端口可如果相应的端口寄存器被激活
写入1 。以减少睡眠模式下的功耗,因此建议以除
能上拉通过写端口进入睡眠之前注册到零。
该XMEM接口还提供了总线保持在AD7 : 0的行。巴士门将
可以被禁用,如“ XMCRB描述软件中启用 - 外部存储器
控制寄存器B“启用第34页上的总线保持将确保定义
逻辑电平(零个或一个)了AD7 :0总线时,这些线,否则将三态
由XMEM接口。
定时
外部存储设备具有不同的时序要求。为了满足这些要求
ments ,在ATmega64的XMEM接口提供了四个不同的等待状态,如图
表4.考虑外部存储器的时序要求是很重要的
设备选择等待状态之前。最重要的参数是所述接入
时用于外部存储器相比的ATmega64的建立要求。
对外部存储器的存取时间被定义为在时间接收来自所述
片选/地址信号直到这个地址的数据实际上是驱动总线上。该
访问时间不能大于ALE脉冲时为低电平,直到数据必须
在读出时序稳定(T
LLRL
+ t
RLRH
- t
DVRH
表137表144页
339 ) 。不同的等待状态设置软件。作为附加的功能,它是possi-
BLE来划分的外部存储空间两个行业与个别的等待状态
设置。这使得有可能以连接不同两个不同存储器装置
定时要求在同一XMEM接口。对于XMEM接口时序的详细信息,
请参考图159至图162 ,表137 表144 。
需要注意的是XMEM接口是异步的,并且,在所述波形以下
数字是有关的内部系统时钟。内部和之间的偏移
外部时钟( XTAL1 )不保证(设备,温度之间变化,而
电源电压) 。因此不适合用于同步的XMEM接口
操作。
29
2490L–AVR–10/06