
CS5345
6.4
7
版权所有
MCLK频率 - 地址05H
6
MCLK
Freq2
5
MCLK
Freq1
4
MCLK
Freq0
3
版权所有
2
版权所有
1
版权所有
0
版权所有
6.4.1
主时钟分频器(位6 : 4 )
功能:
设置所提供的MCLK信号的频率。看
表8
为适当的设置。
MCLK分频
÷1
÷ 1.5
÷2
÷3
÷4
版权所有
版权所有
MCLK FREQ2
0
0
0
0
1
1
1
MCLK FREQ1
0
0
1
1
0
0
1
MCLK FREQ0
0
1
0
1
0
1
x
表8. MCLK频率
6.5
7
PGAOut控制 - 地址06H
6
PGAout
5
版权所有
4
版权所有
3
版权所有
2
版权所有
1
版权所有
0
版权所有
版权所有
6.5.1
PGAOut源选择( 6位)
功能:
该位被用于配置PGAOut引脚为任一高阻抗或PGA输出。请参阅
表9 。
PGAout
PGAOutA & PGAOutB
0
高阻抗
1
PGA输出
表9. PGAOut源选择
6.6
通道B PGA控制 - 地址07H
6
版权所有
5
Gain5
4
Gain4
3
Gain3
2
Gain2
1
Gain1
0
Gain0
7
版权所有
6.6.1
通道B的PGA增益(位5 : 0 )
功能:
SEE
“通道A PGA增益(位5 : 0 ) ”第34页。
DS658F2
33