
CS4923/4/5/6/7/8/9
7.2数字音频输入接口
数字音频输入端口,或DAI ,用于
压缩和PCM数字音频数据输入。
此外,该端口支持一个特殊的时钟
模式,其中的时钟可以被输入到直接驱动
内部33位计数器。表10示出了针
名称,助记符和销号相关联
与DAI 。
引脚名称
SDATAN1
SCLKN1
LRCLKN1
引脚说明
在串行数据
串行位时钟
帧时钟
引脚数
22
25
26
对CDI可以被配置成支持我
2
S,左
对齐和右对齐格式。在CDI可以
也可以编程为从时钟,在那里
LRCLKN2和SCLKN2是输入,或主
钟表,其中LRCLKN2和SCLKN2是
输出。在被掌握订单时钟,
内部PLL必须被使用。
除了对CDI可以为突发性配置
压缩数据输入。突发音频交付是一个
特殊格式,其中只有时钟( CMPCLK )和
数据( CMPDAT )用于释放压缩
数据的CS4923 / 4/5 /6/7 /8/9 (即没有帧时钟
或LRCLK ) 。第三线, CMPREQ ,用于
来自主机的请求更多的数据。它是一个指标
该CS492X内部FIFO是低的数据和
可以接受又是一阵。通常这种模式是
用于压缩的数据传送,其中
异步数据传输系统中发生,
即,在一个系统中,如机顶盒或HDTV 。
PCM数据不能在自该模式被呈现
数据被解释为一个连续的数据流具有不
字边界。
表10.数字音频输入接口
戴可通过编程来支持我
2
S,左
对齐和右对齐数据输入。此外
在DAI可以编程为从时钟,
其中, LRCLKN1和SCLKN1是输入,或
钟表大师,其中LRCLKN1和SCLKN1是
输出。为了使时钟是主人,
内部PLL必须被使用。
STCCLK2也可以被编程,以驱动
内部33位计数器。这个计数器会
通常由一个90KHz的时钟来驱动。内部
计数器用来通过对一定的应用程序代码
音频/视频同步的目的。
7.4并行数字音频数据输入
如果使用的是Intel或Motorola并行主机接口
模式下,系统设计人员还可以选择
通过字节宽的并行端口传输数据。
压缩数据输入寄存器接收的字节
数据时,主机接口写入地址
11b中( A1和A0都为高) 。主机接口
端口还采用了CMPREQ引脚和MFB
控制寄存器和MFC的旗帜,
可配置为提供一个数据请求旗
不同的输入缓冲区阈值。 CMPREQ作为
几乎满标志。该CS4923 / 4/5 /6/ 7/8 / 9可以
安全地接收数据的不同大小的块
取决于输入缓冲器的电平
门槛。阈值电平是可编程的,并且
默认级别可以在应用程序之间不同。
这种模式降低了相关的投票负担
有手工供给的压缩数据。
7.3压缩数据输入端口
被压缩的数据输入端口,或CDI ,可以是
用于压缩和PCM数据输入。
表图11示出所述助记键,接脚名称和销
与对CDI端口相关联的引脚数
在CS4923 / 4/5 /6/7 /8/9 。
引脚名称
SDATAN2
CMPDATA
SCLKN2
CMPCLK
LRCLKN2
CMPREQ
引脚说明
在串行数据
压缩的数据在
串行位时钟
帧时钟
数据请求退房
引脚数
27
28
29
表11.压缩数据输入端口
46
DS262F2