
CS4297A
CS4297A
2.概述
该CS4297A是一个混合信号串行音频编解码器
符合英特尔
音频编解码器'97规范
化,
修订2.1 [1] 。它被设计为成对
用数字控制器,通常位于
PCI总线或集成系统核心逻辑内
芯片组。该控制器负责所有的COM
该CS4297A与剩下的munications
DER系统。该CS4297A包含两个
不同的功能部分:数字和模拟。该
数字部分包括AC链路接口
S / PDIF接口,串行数据端口,和功率MAN-
理支持。模拟部分包括
模拟输入多路复用器(mux ),立体声输出mix-
呃,单声道输出混音器,立体声模拟至数字
转换器(ADC ) ,立体声数字 - 模转换
流器( DAC)和其相关联的音量控制
trols 。
元音频编解码器。输入和输出的AC链路
音频帧被组织成256 SE-一个序列
里亚尔位形成被称为“时隙” 13组。
在每个音频帧中,数据被传递双向方向
倚重之间的CS4297A和控制器。
输入帧是从上所述CS4297A驱动
SDATA_IN线。输出帧被从驱动
在SDATA_OUT线控制器。 CON组
控制器还负责发放复位的COM
通过RESET #信号mands 。经过冷
复位后, CS4297A是负责通知
控制器,它准备就绪后同步
chronizing其内部功能。该CS4297A
的AC链路信号必须使用相同的数字电源
电压作为控制芯片,无论是5伏或
+3.3 V.见第3节,
AC链路帧定义,
为详细的AC链路信息。
2.2
控制寄存器
2.1
AC- LINK
与CS4297A的所有通信是estab-
lished了500线数字接口控制 -
不可测量,如示于图7。该接口被称为
的AC链路。所有时钟的串行通讯
阳离子是同步于BIT_CLK信号。
BIT_CLK由主音频编解码器生成的
并用于时钟控制器和任何二线
该CS4297A包含了一组AC '97兼容的
控制寄存器和定义一组Cirrus Logic公司
控制寄存器。这些寄存器控制的基本
功能和CS4297A的特性。阅读AC-
控制寄存器由AC '97 CON-正如事实
控制器被完成与所请求的寄存器
指数在SDATA_OUT帧的时隙1 。在跟着
降脂SDATA_IN框架将包含读
数字AC'97
调节器
SYNC
BIT_CLK
编解码器
SDATA_OUT
SDATA_IN
RESET#
图7. AC- Link连接
10
10
DS318PP6