
时钟和锁相环信号
2.3时钟和锁相环信号
表2-5 PLL和时钟
数
引脚
1
信号
名字
EXTAL
信号
TYPE
输入
国家在
RESET
输入
信号说明
外部晶体振荡器输入,这
输入应连接到
8MHz的外部晶振或陶瓷谐振器。欲了解更多信息,
请参阅
第3.5节。
晶体振荡器的输出,这
输出应连接到一个
8MHz的外部晶振或陶瓷谐振器。欲了解更多信息,
请参阅
第3.5节。
该引脚也可以连接到一个外部时钟源。欲了解更多
的信息,请参阅
第3.5.3节。
1
CLKO
产量
芯片驱动
时钟输出,这
引脚输出一个缓冲的时钟信号。通过
编程CLKOSEL [ 4 : 0 ]在CLKO选择寄存器的位
( CLKOSR ) ,用户可以输出一个版本的进行选择
信号施加到XTAL和版本的设备的主时钟在
输出PLL的。这个引脚上的时钟频率也可以禁用
通过编程CLKOSEL [ 4 : 0]位CLKOSR 。
1
XTAL
输入/
产量
芯片驱动
2.4地址,数据和总线控制信号
表2-6地址总线信号
数
引脚
6
2
信号
名字
A0–A5
A6–A7
信号
TYPE
产量
产量
国家在
RESET
三态
三态
信号说明
地址总线A0 -A5
指定地址用于外部程序或数据
内存访问。
地址总线-A6 -A7
指定地址用于外部程序或数据
内存访问。
E口GPIO ,这些
两个引脚是通用I / O( GPIO )引脚,
可单独设置为输入或输出引脚。
复位后,默认状态是地址总线。
8
A8–A15
产量
三态
地址总线-A8 -A15
指定地址用于外部程序或
数据存储器的访问。
端口A GPIO ,这些
8引脚为通用I / O( GPIO )引脚
可单独编程为输入或输出引脚。
复位后,默认状态是地址总线。
GPIOE2
–
GPIOE3
输入/输出
安输出
输入
GPIOA0
–
GPIOA7
输入/输出
安输出
输入
56F803技术数据,版本15
飞思卡尔半导体公司
11