
ADV7320/ADV7321
特定网络阳离子
V
AA
= 2.375 V至2.625 V ,V
DD
= 2.375 V至2.625 V ,V
DD_IO
= 2.375 V至3.6 V ,V
REF
= 1.235 V ,R
SET
= 3040 , R
负载
= 300 Ω 。所有
规格牛逼
民
给T
最大
(0℃至70℃ ) ,除非另有说明。
表2中。
参数
静态性能
1
决议
积分非线性
微分非线性,
2
+ VE
微分非线性,
2
OVE
数字输出
输出低电压,V
OL
输出高电压,V
OH
三态泄漏电流
三态输出电容
数字和控制输入
输入高电压,V
IH
输入低电压,V
IL
输入漏电流
输入电容,C
IN
模拟输出
满量程输出电流
输出电流范围
DAC至DAC匹配
输出顺从电压范围,V
OC
输出电容,C
OUT
参考电压
内部基准电压范围,V
REF
外部参考范围,V
REF
V
REF
当前
4
电源要求
正常功耗模式
I
DD5
民
典型值
12
1.5
0.25
1.5
0.4 [0.4]
3
2.4 [2.0]
3
最大
单位
位
最低位
最低位
最低位
V
V
A
pF
V
V
A
pF
mA
mA
%
V
pF
V
V
A
测试条件
±1.0
2
2
0.8
10
2
4.1
4.1
0
4.33
4.33
1.0
1.0
7
1.235
1.235
±10
4.6
4.6
1.4
I
SINK
= 3.2毫安
I
来源
= 400 A
V
IN
= 0.4 V, 2.4 V
V
IN
= 2.4 V
1.15
1.15
1.3
1.3
I
DD_IO
I
AA7,
8
睡眠模式
I
DD
I
AA
I
DD_IO
电源抑制比
137
78
73
140
1.0
37
80
7
250
0.01
190
6
45
mA
mA
mA
mA
mA
mA
A
A
A
%/%
只有SD( 16 × )
PS只( 8 × )
只有HDTV( 2 × )
SD ( 16 × , 10位) + PS ( 8 × , 20位)
1
2
过采样禁用。静态DAC性能将增加过采样率得到改善。
DNL测量从理想的实际的DAC输出的电压阶跃的偏差。对于+已经DNL ,实际步进值位于上方的理想步长值;对于-ve DNL的
实际步进值位于下面的理想步长值。
3
括号内为V值
DD_IO
= 2.375 V至2.75 V.
4
需要外部电流过载的内部V
REF
.
5
I
DD
时,电路的电流,是用于驱动数字芯所需的连续电流。
6
最大保证通过鉴定。
7
对所有DAC 。
8
I
AA
需要的总电流供给所有DAC包括V
REF
电路和锁相环电路。
第0版|第88 6