
ADuC834
P3.4 ( T0 / PWMCLK )
P1.2 ( DAC / IEXC 1 )
P1.3 ( AIN5 / IEXC 2 )
P1.7 ( AIN4 / DAC )
P2.6 ( A14 / A22 )
P2.2 ( A10 / A18 )
P2.4 ( A12 / A20 )
P2.5 ( A13 / A21 )
P2.7 ( A15 / A23 )
P1.1 ( T2EX )
P1.5 ( AIN2 )
P1.6 ( AIN3 )
P2.3 ( A11 / A19 )
P2.0 ( A8 / A16 )
P2.1 ( A9 / A17 )
P1.4 ( AIN1 )
P3.2 ( INT0 )
P3.3 ( INT1 )
P3.0 (RXD)
P0.0 ( AD0 )
P0.2 ( AD2 )
P0.3 ( AD3 )
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.1 ( AD1 )
P0.7 ( AD7 )
P3.1 ( TXD)处
P3.6 ( WR )
24
43
44
45
46
49
50
51
52
1
2
3
4
9
10
11
12
28
29
30
31
36
37
38
39
16
17
18
19
22
P3.5 (T1)的
23
25
ADuC834
AIN1
AIN2
艾因
MUX
BUF
PGA
主ADC
24-BIT
- ADC
ADC
控制
和
校准
DAC
控制
12-BIT
电压
输出DAC
P3.7 ( RD )
3
P1.0 (T2)的
BUF
DAC
AIN3
AIN4
AIN5
艾因
MUX
辅助ADC
16-BIT
- ADC
ADC控制
和
校准
PWM
控制
双
16-BIT
- DAC
MUX
双
16-BIT
PWM
1
PWM0
PWM1
2
温度
传感器
带隙
参考
62 KB的程序/
FLASH / EE
2304字节
用户RAM
看门狗
定时器
22
T0
T1
T2
T2EX
16-BIT
计数器
计时器
23
1
2
REFIN
REFIN
V
REF
检测
4 KB的数据
FLASH / EE
8052
MCU
CORE
电源
MONITOR
PLL具有可编程上。
时钟分频器
唤醒/
RTC定时器
单引脚
仿真器
2个数据指针
11位堆栈指针
200 A
200 A
DOWNLOADER
调试器
IEXC 1
IEXC 2
当前
来源
MUX
POR
18
19
INT0
INT1
UART
串行端口
UART
定时器
SPI / I
2
系列
接口
OSC
5
6
20 34 48
47 21 35
15
16
17
41
40 42
26
27
14
13
32
33
MOSI / SDATA
XTAL1
AGND
PSEN
AV
DD
SCLOCK
RESET
*引脚
数字指的是52引脚MQFP包装
阴影区域代表ADuC834 OVER THE ADuC824的新功能
图1.详细的框图
引脚功能描述
引脚号引脚号
52引脚56引脚
MQFP CSP
助记符
1, 2
56, 1
P1.0/P1.1
类型*说明
I / O
P1.0和P1.1可以用作数字输入或数字输出,并有一
拉结构,如下所述对端口3的P1.0和P1.1有一个
10mA的电流增大驱动吸收能力。
P1.0和P1.1还具有各种辅助功能,如下所述。
P1.0也可用于提供一个时钟输入到定时器2使能时,计数器
2被递增以响应于T2输入引脚上的负跳变。
如果PWM使能, PWM0输出将出现在该引脚。
P1.1也可用于提供一个控制输入到定时器2使能时,一个
在T2EX输入引脚负跳变会引起定时器2的捕获或重装
事件。如果PWM使能, PWM输出将出现在该引脚。
P1.0/T2/PWM0
I / O
P1.1 / T2EX / PWM1 I / O
–10–
XTAL2
DV
DD
MISO
DGND
RXD
TXD
ALE
EA
SS
第0版