添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第484页 > ADUC7026BSTZ62I-RL > ADUC7026BSTZ62I-RL PDF资料 > ADUC7026BSTZ62I-RL PDF资料1第41页
ADuC7019/20/21/22/24/25/26/27
电容式
DAC
AIN0
MUX
AIN11
通道 - 一个
B
电容式
DAC
04955-018
渠道+
B
一SW1
SW2
C
S
比较
C
S
SW3
控制
逻辑
该电容C1 ,在图46中是典型的4 pF的,并且可以是
主要归因于引脚电容。这些电阻
集总元件组成的对的电阻
开关。这些电阻的值通常为约100 Ω 。
电容,C2是ADC的采样电容器和
通常具有16皮法的电容。
AV
DD
D
V
REF
图43. ADC转换阶段
R1 C2
伪差分模式
在伪差分模式下,信道 - 被连接至V
IN-
在ADuC7019 / 7020 /七千零二十二分之七千零二十一/七千○二十五分之七千○二十四/七千零二十七分之七千零二十六的。 SW2
A(通道 - )和B (V之间的切换
REF
). V
IN-
引脚必须
连接到地或一个低电压。对V的输入信号
IN +
然后可以从V变化
IN-
到V
REF
+ V
IN-
。需要注意的是V
IN-
必须是
选择使V
REF
+ V
IN-
不超过AV
DD
.
电容式
DAC
AIN0
MUX
AIN11
A
B
VIN =
电容式
DAC
04955-019
C1
D
AV
DD
D
R1 C2
C1
D
04955-021
渠道+
B
一SW1
SW2
C
S
比较
图46.等效模拟输入电路的转换阶段:
开关打开;跟踪阶段:开关的闭合,
C
S
SW3
控制
逻辑
V
REF
渠道?
图44. ADC伪差分模式
单端模式
在单端模式下, SW2始终是内部连接到
地面上。在V
IN-
引脚可浮动。在输入信号范围
V
IN +
为0 V至V
REF
.
电容式
DAC
AIN0
MUX
AIN11
渠道?
渠道+
B
一SW1
C
S
SW3
C
S
比较
用于交流应用中,除去高频成分
从模拟输入信号,建议使用一个RC
在相关的模拟输入引脚的低通滤波器。在实际应用中
其中,谐波失真和信号 - 噪声比是关键的,
模拟输入应当从一个低阻抗驱动
源。高源阻抗会显著影响交流
ADC的性能。这需要使用的
输入缓冲放大器。运算放大器的选择是一个函数
具体的应用。图47和图48给出
例的ADC的前端。
ADuC702x
10Ω
ADC0
0.01μF
04955-061
控制
逻辑
图47.缓冲单端/伪差分输入
ADuC702x
电容式
DAC
04955-020
ADC0
V
REF
04955-062
ADC1
图45. ADC的单端模式
模拟输入结构
图46示出了模拟输入结构的等效电路
的模数转换器。四个二极管提供用于模拟ESD保护
输入。必须小心,以确保模拟输入
信号不能超过电源轨300mV以上;这
会导致这些二极管变成正向偏置,并开始
传导到基片上。这些二极管可进行最多
10毫安而不会对部分不可逆的损伤。
图48.缓冲差分输入
当不使用放大器来驱动模拟输入端,源极
阻抗应限制值低于1千欧。该
最大的源阻抗取决于总的量
谐波失真(THD)是可以容忍的。总谐波失真
增加作为源阻抗增加,并且
性能会下降。
版本A |第41页92

深圳市碧威特网络技术有限公司