位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第964页 > IBM25PPC405CR-3BC200C > IBM25PPC405CR-3BC200C PDF资料 > IBM25PPC405CR-3BC200C PDF资料1第33页

405CR的PowerPC嵌入式控制器数据表
扩频时钟
但必须利用扩频时钟发生器( SSCG )与PPC405CR时服用。这
控制器采用的PLL用于产生时钟芯片内部。精度与该PLL跟随SSCG
被称为跟踪偏移。在PLL带宽和相位角确定多少跟踪歪斜
还有就是SSCG和PLL之间对于给定的频率偏移和调制频率。当
使用与PPC405CR下列条件必须满足一个SSCG :
频率偏差不得违反最小时钟周期的时间。因此,操作时
PPC405CR与一个或多个内部时钟在其支持的最大频率时, SSCG只能
降低频率。
最大频率偏差不能超过
3%,
与调制频率不能超过
40kHz的。在某些情况下,车载PPC405CR外围施加更严格的要求(见
注1 ) 。
使用外设总线时钟为逻辑是同步到外围总线,因为这个时钟跟踪
调制。
使用SDRAM MemClk ,因为它也跟踪调制。
注意事项:
1.串行端口的波特率同步的调制时钟。串行端口具有一个容差
大约在波特率1.5 %前帧错误开始出现。在1.5%的容差假设
连接的设备在精确的波特率运行。
2. IIC操作不受影响。
注意事项:
它是由系统设计者来确保与PPC405CR使用任何SSCG满足
上述要求,并没有不利的系统的其它方面影响。
33