
飞利浦半导体
产品speci fi cation
CMOS单芯片8位微控制器
80C32/87C52
DC电气特性
T
AMB
= 0 ° C至+ 70°C和-40 ° C至+ 85°C ,V
CC
= 5V
±10%,
V
SS
= 0V ( 87C52 )
T
AMB
= 0 ° C至+ 70°C和-40 ° C至+ 85°C ,V
CC
= 5V
±10%,
V
SS
= 0V ( 80C32 )
TEST
符号
V
IL
V
IL1
V
IH
V
IH1
V
OL
V
OL1
V
OH
参数
输入低电压,除了EA
7
输入低电压EA
7
输入高电压,除了XTAL1 , RST
7
输入高电压, XTAL1 , RST
7
输出低电压,端口1 , 2 , 3
9
输出低电压,端口0 , ALE , PSEN
9
输出高电压,端口1 , 2 , 3 , ALE , PSEN
3
I
OL
= 1.6毫安
2
I
OL
= 3.2毫安
2
I
OH
= –60A,
I
OH
= –25A
I
OH
= –10A
I
OH
= –800A,
I
OH
= –300A
I
OH
= –80A
V
IN
= 0.45V
见注4
V
IN
= V
IL
或V
IH
见注6
T
AMB
= 0至70℃
T
AMB
= -40+ 85°C
50
11.5
1.3
3
32
5
50
75
300
15
mA
mA
A
A
k
pF
2.4
0.75V
CC
0.9V
CC
2.4
0.75V
CC
0.9V
CC
–50
–650
±10
条件
民
–0.5
0
0.2V
CC
+0.9
0.7V
CC
范围
典型值
1
最大
0.2V
CC
–0.1
0.2V
CC
–0.3
V
CC
+0.5
V
CC
+0.5
0.45
0.45
单位
V
V
V
V
V
V
V
V
V
V
V
V
A
A
A
V
OH1
输出高电压(端口0外部总线模式)
I
IL
I
TL
I
LI
I
CC
逻辑0输入电流,端口1 , 2 , 3
7
逻辑1到0跳变电流,港口1 , 2 , 3
7
输入漏电流,端口0
电源电流:
7
主动模式@ 16MHz的
5
空闲模式@ 16MHz的
掉电模式
R
RST
C
IO
内部复位下拉电阻
引脚电容
10
注意事项:
1.典型的收视率都不能保证。所列的值是在室温下,5V 。
2.容性负载,端口0和2会引起寄生噪声对V至叠加
OL
ALE和端口号1和3中的噪声是由于
外部总线电容放电到端口0和端口2引脚时,这些引脚进行期间公交运营1到0的转换。在
最坏的情况下(容性负载> 100pF的) ,在ALE引脚上的脉冲噪声可能会超过0.8V 。在这种情况下,可以期望来限定
ALE带施密特触发器,或者使用一个地址锁存器与施密特触发器选通输入。我
OL
可以超过只要这些条件不
单输出比5毫安下沉越来越不超过两个输出超过试验的条件。
3.容性负载,端口0和2可能会导致V
OH
在ALE和PSEN到瞬间落在0.9V以下
CC
说明当
地址位稳定。
4.销端口1,2和3的源时,它们被从外部驱动的1到0的跳变电流的过渡电流达到其
最大值当V
IN
大约是2V 。
5. I
CCmax
在其它频率由下式给出:主动模式:我
CCmax
= 1.5
×
FREQ + 8.0 :空闲模式:我
CCmax
= 0.14
×
FREQ 2.31 ,
其中, FREQ是MHz外部振荡器的频率。我
CCmax
给出毫安。参见图12 。
6.请参阅图13至16的我
CC
测试条件。
7.这些值仅适用至T
AMB
= 0 ° C至+ 70°C 。对于T
AMB
= -40 ° C至+ 85°C ,见前页表格。
8.负载电容端口0 , ALE , PSEN和= 100pF电容,负载电容为所有其它输出= 80pF 。
9.在稳态(非瞬态)的条件下,我
OL
必须从外部限制如下:
15毫安( *注:此为85 ° C规范。 )
我最大
OL
每个端口引脚:
26mA
我最大
OL
每8位端口:
67mA
最大总I
OL
所有输出:
如果我
OL
超过测试条件,V
OL
可能超过相应的规格。不保证引脚吸收电流大于上市
测试条件。
10.这一限制是用于塑料封装。对于陶瓷封装,最高限额为20pF 。
1996年8月16日
14