添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第236页 > OR4E02-3BM416C > OR4E02-3BM416C PDF资料 > OR4E02-3BM416C PDF资料2第10页
ORCA
4系列的FPGA
数据表
2006年5月
可编程逻辑单元
(续)
查表操作模式
运作模式影响的PFU的输入和输出端口和内部PFU的路由的功能。对于应试
的PLE ,在一些操作模式中, DIN [7 :0]的输入是直接的数据输入到锁存器的PFU / FFs的。在内存模式,
相同的DIN [7:0 ]输入用作一个4位的写入数据输入总线和一个4位的写入地址总线输入到LUT的
内存。
表2列出了LUT的基本操作模式。图4 ,图7显示了块LUT操作的图
模式。随附的说明,展示出每种模式的用途,用于生成逻辑。
表2.查找表操作模式
模式
逻辑
功能
4- ,5-,和6-输入LUT ; softwired的LUT ;锁存器中直接输入或输入LUT /农民田间学校; CIN直接
输入到第九FF或通过向COUT 。
半逻辑/上四个LUT和锁存逻辑模式/农民田间学校;在纹波模式下四个LUT和锁存器/农民田间学校;
半纹波CIN和第九FF的逻辑或波动的功能。
纹波
所有的LUT合并执行纹波通过数据的功能。八LUT寄存器可用
直接使用或注册的纹波输出。第九FF献给了涟漪,如果使用。的子模式
纹波模式是加法/减法器,计数器,乘法器和比较器。
内存中的所有LUT和用于创建一个32×4同步双端口RAM锁存器/农民田间学校。可以用作
单端口或ROM中。
PFU控制输入
每个PFU有八个路由的控制输入和低电平有效的,全球性的异步置位/复位( GSRN )信号
影响到设备中的所有插销和农民田间学校。八个控制输入CLK [1: 0], LSR [ 1:0] ,CE [1:0 ]和SEL [ 1:0] ,
及其对PFU的每个逻辑模式的功能示于表3中的时钟信号提供给PFU是CLK ,CE
看台上的时钟使能,这是它的主要功能。 LSR是当地的置位/复位信号,可以CON组fi gured作为
同步或异步。设置或重置的选择是由每个锁存器/ FF ,是不是的功能
信号本身。 SEL被用来直接PFU的输入和LUT的输出数据作为输入,以之间动态地选择
锁存器/农民田间学校。
所有的控制信号可以被禁用和/或经由CON组fi guration逻辑反转。禁用的时钟使能
表示时钟始终处于启用状态。禁用的LSR表示锁存/ FF从来没有置位/复位(除
从GSRN ) 。禁用的SEL输入指示DIN [ 7 : 0 ] PFU输入被路由到锁存器/农民田间学校。
表3.控制输入功能
模式
逻辑
CLK
[1:0]
CLK所有锁存器/
FFS
LSR
[1:0]
LSR所有的锁存器/农民田间学校,
每半字节使能,
第九FF
LSR所有的锁存器/ FF ,
每半字节使能,
第九FF
LSR所有的锁存器/农民田间学校,
每半字节使能,
第九FF
LSR0端口启用2
CE
[1:0]
CE为所有插销/农民田间学校,
每四位可选
和第九FF
CE为所有插销/农民田间学校,
每四位可选
和第九FF
CE为所有插销/农民田间学校,
每四位可选
和第九FF
CE1 RAM的写使能
CE0端口允许1
未使用
SEL
[1:0]
LUT之间的选择
输入和直接输入
八个锁存器/农民田间学校
LUT之间的选择
输入和直接输入
八个锁存器/农民田间学校
LUT之间的选择
输入和直接输入
八个锁存器/农民田间学校
未使用
未使用
莱迪思半导体公司
半逻辑/ CLK所有锁存器/
半波纹农民田间学校
纹波
CLK所有锁存器/
FFS
CLK到RAM
内存
(内存)
内存
(只读存储器)
10
可选
未使用
同步输出

深圳市碧威特网络技术有限公司