添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第236页 > OR4E02-3BM416C > OR4E02-3BM416C PDF资料 > OR4E02-3BM416C PDF资料1第4页
ORCA
4系列的FPGA
数据表
2006年5月
系统特点
PCI局部总线标准。
改进
PowerPC的
/ MPC的PowerQUICC
860和
PowerPC的
II MPC8260高速同步
微处理器接口可以用于CON组fi gura-
化,回读,设备控制和设备状态,
以及用于通用接口到FPGA
逻辑, RAM和内置标准电池模块。
无缝连接同步
PowerPC的
proces-
感器与用户-CON连接的可配置地址空间提供。
新的嵌入式
AMBA
特定网络阳离子2.0 AHB系
统总线(
ARM
处理器)有利于通信
和灰微处理器接口中,
CON组fi guration逻辑,嵌入式块RAM , FPGA
逻辑和嵌入标准单元块。
新网络的PLL满足ITU -T G.811特定网络阳离子
并提供时钟调整为DS - 1 / E -1和
STS-3 / STM-1的应用。
可变大小汇流排CON组fi guration数据回读
与内置的微处理器接口功能
和系统总线。
内部三态,双向总线以简单CON-
控制由SLIC提供。
新的时钟路由结构的全局和局部
时钟显着提高速度,降低
歪斜( <200 PS的OR4E04 ) 。
新的本地时钟布线结构允许创建
局部时钟树。
两个新的边缘时钟路由结构可实现6个
在装置的每条边高速时钟
改进建立/保持和时钟来进行表现。
新的双数据速率( DDR )和零总线开启
围绕( ZBT )存储器接口支持最新的
高速存储器接口。
新的2倍/ 4倍的上行链路和下行链路的I / O功能接口
面对高速的外部I / O的减少速度
内部逻辑。
会见通用测试和操作PHY接口
对于ATM ( UTOPIA )级别1 , 2和3也满足
提出特定网络阳离子UTOPIA 4级, POS-
PHY级别3( 2.5千兆位/秒) ,和POS-PHY 4(10
千兆位/秒)接口标准的数据包基于SONET
作为德网络定义的土星集团。
ispLEVER软件开发系统软件。支持
通过业界标准的CAE工具进行设计输入,同步
论文,仿真和定时分析。
4
莱迪思半导体公司

深圳市碧威特网络技术有限公司