位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1030页 > ATTINY26-16MC > ATTINY26-16MC PDF资料 > ATTINY26-16MC PDF资料2第25页

ATtiny26(L)
内部PLL的快速
外设时钟发生器 -
CLK
PCK
内部PLL在ATtiny26上(L )产生的时钟频率是从64倍乘
名义上是1 MHz的输入。 1 MHz的PLL输入时钟源是输出
内部RC振荡器,自动分频为1 MHz时,如果需要的话。见
图21 25.当PLL参考频率是标称为1 MHz ,快速的页面上
外设时钟为64 MHz的。快速外设时钟或时钟从预分频,可以
被选择作为时钟源定时器/计数器。
PLL锁定的RC振荡器,并通过OSCCAL调整RC振荡器
注册将在同一时间调整快速外设时钟。然而,即使POS-
sibly除以RC振荡器被取到的频率高于1MHz时,快速外围
时钟频率达到饱和,在70兆赫(最坏情况) ,并在马克西保持振荡
妈妈的频率。但是应当注意的是,在这种情况下, PLL未锁定任何多用
对RC振荡器的时钟。
因此,建议不要坐OSCCAL调整到一个更高的频
昆西超过1兆赫为了确保PLL在正确的操作范围。内部
PLL被使仅当在寄存器PLLCSR的PLLE位被置位或PLLCK保险丝
被编程( “0”) 。当PLL是从寄存器PLLCSR位PLOCK设置
锁定。
内部1 MHz的RC振荡器和PLL在掉电和待机关闭
休眠模式。
图21 。
PCK时钟系统
PLLE
PLLCK &
CKSEL
保险丝
OSCCAL
LOCK
探测器
PLOCK
1
RC振荡器2
4
8兆赫
DIVIDE
到1 MHz
PLL
64x
PCK
DIVIDE
4
CK
XTAL1
XTAL2
振荡器
25
1477I–AVR–10/06