
初步电气特性
7.10.2
MII发送信号的时序( ETXD [ 3 : 0 ] , ETXEN , ETXER , ETXCLK )
表19
列出MII传输通道的时序。
发射机正常运行高达25 MHz的+ 1% ETXCLK最高频率。处理器
时钟频率必须超过ETXCLK频率的两倍。
表19. MII发送信号的时序
NUM
M5
M6
M7
M8
特征
ETXCLK到ETXD [3: 0], ETXEN , ETXER无效
ETXCLK到ETXD [3: 0], ETXEN , ETXER有效
ETXCLK脉冲宽度高
ETXCLK脉冲宽度低
民
5
—
35%
35%
最大
—
25
65%
65%
单位
ns
ns
ETXCLK期
ETXCLK期
图20
说明中列出MII发送信号的时序
表19 。
M7
ETXCLK (输入)
M5
ETXD [3:0 ] (输出)
ETxEN
ETXER
M6
M8
图20. MII发送信号的时序图
7.10.3
MII异步输入信号时序( ECRS和ECOL )
表20. MII异步输入信号时序
表20
列出MII异步输入信号时序。
NUM
M9
特征
ECRS , ECOL最小脉冲宽度
民
1.5
最大
—
单位
ETXCLK期
图21
说明中列出MII异步输入时序
表20 。
ECRS , ECOL
M9
图21. MII异步输入时序图
MCF523x集成的微处理器硬件规范,第2版
38
飞思卡尔半导体公司