位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第1557页 > MPC8313VRAFF > MPC8313VRAFF PDF资料 > MPC8313VRAFF PDF资料2第15页

复位初始化
表9.复位初始化时序规范(续)
时间为设备关闭的POR配置信号用
对于HRESET的断言
打开与POR配置信号时间的装置
对于HRESET的否定
—
1
4
—
ns
t
PCI_SYNC_IN
3
1, 3
注意事项:
1. t
PCI_SYNC_IN
是输入时钟的时钟周期施加到PCI_SYNC_IN 。当设备在PCI主机模式的主要
时钟被施加到SYS_CLK_IN输入,并PCI_SYNC_IN周期取决于CFG_CLKIN_DIV的值。
2. t
SYS_CLK_IN
是施加到SYS_CLK_IN输入时钟的时钟周期。当设备处于PCI主机模式下它才有效。
3. POR配置信号包括CFG_RESET_SOURCE [0 :2]和CFG_CLKIN_DIV 。
表10
提供的PLL锁定时间。
表10. PLL锁定时间
参数/条件
PLL锁定时间
民
—
最大
100
单位
μs
笔记
MPC8313E的PowerQUICC
II Pro处理器硬件规格,第0版
飞思卡尔半导体公司
15