
半导体产品部
DSP56F826/D
修订版# 0 , 3/2001
DSP56F826
初步的技术数据
DSP56F826 16位的数字信号处理器
高达40 MIPS在80MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
硬件DO和REP循环
MCU友好的指令集支持
DSP和控制功能: MAC ,位
操纵单元14的寻址模式
31.5K
×
16位字的程序闪存
512
×
16位字程序RAM
2K
×
16位字数据闪存
4K
×
个16位字的数据RAM
2K
×
个16位字的bootflash
EXTBOOT
RESET
IRQA
IRQB
6
JTAG /
一旦
PORT
TOD
定时器
打断
调节器
程序控制器
和
硬件循环机组
地址
GENERATION
单位
数据ALU
16 x 16 + 36
→
36位MAC
3个16位输入寄存器
两个36位累加器
位
操作
单位
V
DD
3
V
SS
3
4
IO
V
DD
4
模拟注册
IO
V
SS
V
DDA
V
SSA
高达64K
×
每一个外部16位字
内存扩展程序和数据
内存
一个串行端口接口( SPI )
一个额外的SPI或两个可选的串行
通信接口( SCI)的
一个同步串行接口( SSI )
一个通用四定时器
JTAG /次
对于调试
100引脚LQFP封装
16个专用和共享30 GPIO
一个模块的时间,日
低电压监控器
4
四定时器
or
GPIO
程序存储器
32252 ×16闪光
512 ×16的SRAM
引导闪存
2048× 16闪光
数据存储器
2048× 16闪光
4096 ×16的SRAM
PAB
PDB
PLL
CLKO
XTAL
EXTAL
XDB2
CGDB
XAB1
XAB2
打断
控制
16
IPBB
控制
16
16-Bit
DSP56800
CORE
CLOCK GEN
.
6
SSI
or
GPIO
SCI0 & SCI1
or
SPI0
SPI1
or
GPIO
专用
GPIO
4
COP /
看门狗
COP
RESET
模块控制
地址总线[ 8:0]
数据总线〔 15:0]
外
地址总线
开关
16
A[00:15]
or
GPIO
D[00:15]
4
应用程序 -
具体
内存&
外设
IPBus桥
( IPBB )
外
公共汽车
接口
单位
外
数据总线
开关
公共汽车
控制
16
PS选择
DS选择
WR启用
RD启用
16
图1. DSP56F826框图
摩托罗拉公司, 2001年。保留所有权利。