
系统架构
表4 。
引脚n °
LQFP144
TYPE
BGA144
引脚名称
STR71xF
STR710引脚说明
复位状态
1)
输入
输入电平
打断
产量
能力
活跃在STDBY
主
功能
(后
复位)
OD
备用功能
59
60
61
62
63
64
65
66
67
68
69
70
71
L7
K7
J7
H7
V
SS18
北卡罗来纳州
D.0
D.1
S
PP
镇定主电压调节器。
没有连接(不粘结)
I / O
I / O
I / O
I / O
I / O
S
S
6)
6)
6)
6)
6)
8mA
8mA
8mA
8mA
8mA
电源电压A / D转换器
接地电压A / D转换器
没有连接(不粘结)
没有连接(不粘结)
没有连接(不粘结)
外部存储器接口:数据总线
M8 D.2
L8
D.3
M10 D.4
M11 V
DDA
K8
J8
V
SSA
北卡罗来纳州
北卡罗来纳州M9
L9
K9
北卡罗来纳州
P1.0/T3.OCM
PB/AIN.0
I / O PU
C
T
4毫安X
X
1.0端口
定时器3 :
产量
比较B
ADC :模拟输入0
72
P1.1/T3.ICAP
L10 A / T3.EXTCLK / I / O PU
AIN.1
P1.2/T3.OCM
M12
PA/AIN.2
L11
K11
K10
P1.3/T3.ICAP
B/AIN.3
P1.4/T1.ICAP
A/T1.EXTCLK
P1.5/T1.ICAP
B
C
T
4毫安X
X
1.1端口
定时器3 :输入
捕捉A或
ADC :模拟输入1
外部时钟
输入
定时器3 :
产量
比较A
定时器3 :输入
捕捉B
定时器1 :输入
捕捉A
定时器1 :输入
捕捉B
定时器1 :
产量
比较B
ADC :模拟输入2
73
I / O PU
C
T
4毫安X
X
1.2端口
74
75
76
I / O PU
I / O PU
I / O PU
C
T
C
T
C
T
4毫安X
4毫安X
4毫安X
X
X
X
1.3端口
1.4端口
1.5端口
ADC :模拟输入3
定时器1 :外部
时钟输入
77
78
79
80
81
82
P1.6/T1.OCM
J12
PB
J11 D.5
L12 D.6
K12 D.7
J10 D.8
J9
D.9
I / O PU
I / O
I / O
I / O
I / O
I / O
6)
6)
6)
6)
6)
C
T
4毫安X
8mA
8mA
8mA
8mA
8mA
X
1.6端口
外部存储器接口:数据总线
16/78