
系统架构
表4 。
引脚n °
LQFP144
TYPE
BGA144
引脚名称
STR71xF
STR710引脚说明
复位状态
1)
输入
输入电平
打断
产量
能力
活跃在STDBY
主
功能
(后
复位)
OD
备用功能
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
E3
E4
F1
P2.4/A.20
P2.5/A.21
P2.6/A.22
I / O
I / O
I / O
I
I / O
pd
3)
C
T
C
T
C
T
C
T
8毫安X
8毫安X
8毫安X
X
X
X
PP
2.4端口
2.5端口
2.6端口
引导控制输入。使采样
BOOT [1 :0]引脚
外部存储器接口:地址
公共汽车
pd
3)
pd
3)
G1 BOOTEN
E5
F2
F3
F4
F5
F6
P2.7/A.23
P2.8
北卡罗来纳州
北卡罗来纳州
V
SS
V
33
pd
3)
C
T
C
T
8毫安X
X 4毫安X
X
X
2.7端口
2.8端口
外部存储器接口:地址
公共汽车
外部中断INT2
I / O PU
没有连接(不粘结)
没有连接(不粘结)
S
S
I / O PU
I / O PU
I / O PU
I / O PU
I / O PU
I / O PU
I / O PU
I
I
I
O
I
T
T
C
T
C
T
C
T
C
T
C
T
C
T
C
T
T
T
T
T
C
8mA
X
X 4毫安X
X 4毫安X
X 4毫安X
4毫安X
4毫安X
4毫安X
4毫安X
X
X
X
X
X
X
X
接地电压数字I / O
4)
电源电压数字I / O
4)
2.9端口
口2.10
口2.11
口2.12
口2.13
口2.14
口2.15
JTAG数据输入。需要外部上拉电阻。
JTAG模式选择输入。外部上拉
所需。
JTAG时钟输入。外部上拉或下拉
所需。
JTAG数据输出。
注意:
复位状态=成为HiZ 。
JTAG复位输入。需要外部上拉电阻。
保留的,必须强制接地。
保留的,必须强制接地。
没有连接(不粘结)
保留的,必须强制接地。
没有连接(不粘结)
外部中断INT3
外部中断INT4
外部中断INT5
G2 P2.9
G3 P2.10
G4 P2.11
H1
J1
P2.12
P2.13
G5 P2.14
K1
L1
H2
H3
H4
J2
J3
K2
P2.15
JTDI
JTMS
JTCK
JTDO
JTRST
NU
TEST
M1北卡罗来纳州
L2
L3
TEST
北卡罗来纳州
14/78