
麦克雷尔
SY89536L
AC电气特性
V
CC_Logic
= V
CC
A / C = + 3.3V
±10%,
V
CCO
B = + 1.8V
±10%
符号
f
IN
f
OUT
t
VCO
t
SKEW
参数
参考输入频率
输出频率范围
内部VCO频率范围
在设备倾斜
在银行PECL
在银行HSTL
银行到银行
部分到部分斜
t
LOCK
t
抖动
最大PLL锁定时间
周期到周期抖动
周期抖动
t
pw
(分钟)
最小脉冲宽度
目标PLL环路带宽
反馈分压比: 66
反馈分压比: 30
t
DC
t
r
, t
f
f
OUT
占空比
输出上升/下降时间
(20%至80%)
LVPECL_Out
HSTL_out
注14
注14
注14
注14
注13
注13
(峰 - PK)
( RMS)
注11
注12
注9
注9
注9
注10
条件
民
14
33.33
600
—
—
—
—
—
—
—
50
—
—
45
—
100
—
5
5
1
—
500
典型值
—
—
—
—
—
60
—
—
—
50
—
1.0
2.0
50
250
—
—
—
—
—
50
—
最大
160
500
1000
50
75
150
200
10
50
—
—
—
—
55
400
400
10
—
—
—
—
—
单位
兆赫
兆赫
兆赫
ps
ps
ps
ps
ms
ps
ps
ps
兆赫
兆赫
%
ps
ps
ns
ns
ns
VCO
时钟周期
ns
ps
t
OUTPUT_RESET
t
HOLD_FSEL
t
SETUP_FSEL
t
OUTPUT_SYNC
FSEL到有效的输出转换时间
t
SETUP_OUT_SYNC
注8 。
注9 。
注10 。
注11 。
注12 。
注13 。
注14 。
所有HSTL输出50Ω负载接地。
所述内装置歪斜被定义为任何两个相似的延迟路径之间的一个单一的设备在操作中的最坏情况下的差
相同的电压和温度。
该部件到部件歪斜被定义为在同一操作任何两个设备的任何两个延迟路径之间的绝对最坏情况差
电压和温度。
周期到周期抖动定义:相邻周期之间的期限超过相邻周期对随机抽样的变化。牛逼
JITTER_CC
=T
n
–
T
n+1
其中T是输出信号的上升沿之间的时间。
周期抖动的定义:对于一个特定的时间量(即, 1毫秒),有一个信号的N个周期,而T
n
被定义为平均周期
该信号。周期抖动被定义为变化的输出信号的周期相对应的边缘相至T
n
.
推荐使用环路滤波器元件。
SEE
“定时Diagrams."
6