
ZL50019
有两个从模式器件:
数据表
首先是分从模式。在这种模式下,输出流的时钟输入由长江基建。因此,输出
流具有完全相同的抖动的输入数据流。输出数据速率可以是相同或低于
输入数据速率,但输出数据速率不能比什么CKI可以驱动更高。例如,如果是CKI
4.096兆赫,输出数据速率不能超过2.048 Mbps的更高。对于分从模式,其核心主
时钟可以是98.304兆赫,这是从CKI相乘,或100兆赫,这是从一个20兆赫乘以
振荡器。该分从模式与98.304 MHz的核心主时钟被称为分从与长江基建模式,
100 MHz的核心主时钟的模式被称为分从与OSC模式。
第二个从模式被称为倍增从模式。在这种模式下, CKI用来产生一个16.384 MHz的时钟
在内部,并且输出流由这个16.384 MHz的时钟驱动。在倍增从动模式下,数据输出速率
流可以是任何速率,但输出抖动可能不完全相同的输入抖动。
摩托罗拉一位或Intel兼容的非复用的微处理器的端口,用户可以对器件进行编程操作
在不同的开关配置各种模式。用户可以使用微处理器端口进行
内部寄存器和存储器的读写操作。微处理器端口有一个16位的数据总线,一个14位
地址总线和六个控制信号( MOT_INTEL , CS , DS_RD ,R / W_WR , IRQ和DTA_RDY ) 。
该器件支持通过测试端口的IEEE- 1149.1 ( JTAG )标准的强制性要求。
4.0
数据速率和时序
该ZL50019有32个串行数据输入和32个串行数据输出。每个流都可以单独编程
工作在2.048 Mbps的4.096 Mbps的8.192 Mbps或16.384 Mbps的。根据数据速率会有32
信道, 64个信道, 128信道或256个信道,分别在125
s
框架。
输出流可以被编程以作为双向流。该输出流被分成
两组被编程到双向模式。通过设置内部模式选择BDL (第6位) ( IMS )
注册,输入流0 - 15 ( STi0 - 15 )在内部接低电平,输出流0 - 15 ( STio0 - 15 )设置为
工作在双向模式。类似地,当BDH (第7位) ,在内部模式选择(IMS)的寄存器被设置,
输入流16 - 31 ( STi16 - 31 )在内部接低电平,输出流16 - 31 ( STio16 - 31 )设置操作
在双向模式。该组不必须设置成相同的模式。因此,有可能有一半的
在双向模式中操作,而另一半则是在正常的输入/输出模式下操作流。
输入数据速率被设置在每个流基础上通过编程STIN [n]的DR 3 - 0 (位3 - 0 )中的数据流的输入
控制寄存器0 - 31 ( SICR0 - 31 ) 。输出数据速率设置在每个流的基础上通过编程STO [N ] DR3
- 0 (位3 - 0 ) ,在流输出控制寄存器0 - 31 ( SOCR0 - 31 ) 。输出数据速率不必
匹配或跟踪输入数据速率。交换信道的最大数量限制为2048个通道。如果所有的
32个输入数据流分别在16.384 Mbps的(256个频道)下工作,这将导致在8192通道。
内存限制防止设备在这方面的能力运行。 2048通道,最大容量会
如果发生了数据流的八个工作在16.384 Mbps的半流都工作在8.192 Mbps或全部
流工作在4.096 Mbps的。以在2.048 Mbps的操作的所有流,容量将降至1024
通道。然而,由于每个数据流可以被编程到不同的数据速率,数据速率的任何组合可以
来实现的,只要总的信道数不超过2048个通道。但是应当注意的是,只有满
流可以被编程以供使用。该设备不允许小数流。
4.1
外部高阻抗控制, STOHZ0 - 15
有16个外部高阻抗的控制信号, STOHZ0 - 15 ,其用于控制所述外部驱动
每信道的高阻抗的操作。只有第16 ST- BUS / GCI总线( STio0 - 15 )输出提供
与相应的STOHZ信号。该STOHZ输出提供控制时隙的适当数量
根据输出流数据速率信道。每个控制时隙持续一个信道的时间。当ODE销
是在控制寄存器( CR)高,在OSB (第2位)也高, STOHZ0 - 24被启用。当ODE针,
的控制寄存器( CR)或RESET引脚的OSB (第2位)为低电平时, STOHZ0 - 15顷驱动为高,以及所有
ST -BUS / GCI -Bus的输出被三态。任何在正常操作下,相应的STOHZ输出
21
卓联半导体公司