位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2022页 > MC9328MXSVP10 > MC9328MXSVP10 PDF资料 > MC9328MXSVP10 PDF资料1第50页

功能描述和应用信息
HCLK
内部信号 - 仅用于说明的目的示出
hsel_weim_cs[2]
HTRANS
空闲
NONSEQ
SEQ
HWRITE
HADDR
读
V1
读
V2
HREADY
weim_hrdata
最后的有效数据
V1字
V2字
weim_hready
BCLK (突发时钟)
ADDR
CS2
读
最后一次有效
地址V1
地址V2
读/写
LBA
OE
EBX
1
( EBC
2
=0)
EBX
1
( EBC
2
=1)
欧洲央行
数据
V1 1/2
V1 2/2
V2 1/2
V2 2/2
注1点:x = 0,1, 2或3个
注2 : EBC =字节使能控制的片选控制寄存器位( 11 )
图30. WSC = 2 , SYNC = 1 , DOL = [1/0 ] , A.WORD / E.HALF
MC9328MXS技术数据,第3版
50
飞思卡尔半导体公司