
XRK32309
低成本3.3V零延迟缓冲器
F
IGURE
2. P
IN
O
的的UT
XRK32309
初步
REV 。 P1.0.1
16 SOIC / TSSOP
REF
QA0
QA1
V
DD
GND
QB0
QB1
S2
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
FB
QA3
QA2
V
DD
GND
QB3
QB2
S1
T
ABLE
1: P
IN
D
ESCRIPTION FOR
XRK32309
P
IN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
REF
[1]
QA0
[2]
QA1
[2]
V
DD
GND
QB0
[2]
QB1
[2]
S2
[3]
S1
[3]
QB2
[2]
QB3
[2]
GND
V
DD
QA2
[2]
QA3
[2]
FB
[2]
S
IGNAL
输入参考频率。
缓冲时钟输出, A银行
缓冲时钟输出, A银行
3.3V电源
地
缓冲时钟输出, B银行
缓冲时钟输出, B银行
选择输入, 2位
选择输入, 1位
缓冲时钟输出, B银行
缓冲时钟输出, B银行
地
3.3V电源
缓冲时钟输出, A银行
缓冲时钟输出, A银行
缓冲输出,在这个引脚内部反馈
D
ESCRIPTION
2