
AMD
超前信息
主要特性和优势
该Am29240微控制器系列的延伸线
基于29K系列RISC微控制器architec-
TURE ,提供性能升级到Am29205
和Am29200微控制器。在RISC microcontrol-
LER的产品线,用户可以从非常高的受益
在29K系列架构的性能,同时还
充分利用成为可能,在非常低的系统成本
通过集成的处理器和外设。
该Am29240系列单片机扩展的价格/
的系统的性能范围,可以与建
29K系列。该Am29240微控制器系列是完全
软件与Am29000 , Am29005兼容
Am29030 , Am29035 , Am29040和Am29050微
处理器,以及在Am29200和Am29205 MI-
crocontrollers 。它可以在现有的29K家庭使用
无需软件modifica-单片机应用
系统蒸发散。
成套常用外设的
该Am29240系列单片机最小系统
通过引入一套完整的系统设备成本
在嵌入式应用中常见的,消除了
附加部件的成本。芯片上的功能
系统蒸发散包括:一个ROM控制器, DRAM控制器,将外围
ripheral接口适配器,一个DMA控制器,一个
可编程I / O端口,一个并行端口,最多两个串行
端口,和一个中断控制器。视频接口
还包括在Am29240和Am29245单片机
制器的打印机,扫描仪和其它成像应用
系统蒸发散。这些设施让许多简单的系统是
仅使用Am29240系列单片机内置,前
ternal ROM和/或DRAM存储器。
ROM控制器
ROM控制器支持四家银行
ROM或其它静态存储器,每个都有其自己的定时
的特点。每个ROM的银行可能是一个不同的尺寸
并且可以是8位,16位或32位。该ROM银行
可以显示为最多64个的连续的存储区
MB的大小。 ROM控制器也支持字节,
半字和字写入到ROM存储器空间
对诸如闪存的EPROM和SRAM的器件。
DRAM控制器
DRAM控制器支持四个独立的银行
动态内存。每个存储体可以具有不同的大小和
可以是16位或32位。在DRAM银行可以
显示为高达64兆字节的连续的存储区
的尺寸。 DRAM控制器支持三周期AC-
正如事实,具有单周期页面模式和突发模式
访问。
外设接口适配器
外围接口适配器( PIA )允许无缝
接口至多达六个外围芯片。
该PIA允许额外的系统功能imple-
受外围芯片mented 。
DMA控制器
DMA控制器提供了多达四个通道
在DRAM和内部或现之间传输数据
ternal外设。 DMA通道是双缓冲
ERED放宽对重装时间的限制。
I / O端口
在I / O端口允许直接访问16间亲
可编程的外部输入/输出信号。这八个
信号可以被配置为产生中断。
并口
并行端口实现双向IBM PC-
兼容的并行接口到主机处理器。
串行端口
串行端口实现高达两个全双工的UART 。
片内高速缓存
该Am29240微控制器系列采用了
4 KB的,双向的指令高速缓存,它提供最
无需等待状态的处理器指令,在时处理
SOR频率。为了获得最佳性能,指令
缓存支持关键字一重装与fetch-
通过,以使所述处理器接收所需要的
指令和流水线重新启动以最小的延迟。
指令缓存有每个字的有效位迷你
迈兹重装开销。所有缓存数组元素
可见的软件进行测试,并预加载。
该Am29240和Am29243其纳入微控制器
率的2字节, 2路组相联数据缓存。该
数据高速缓存中出现时处理的执行阶段
感器管道,以便加载的数据是可用的立即释放
光年到下一条指令。这提供了最大
性能负载,而无需负载schedul-
ING 。数据缓存执行关键字为先, wrap-
左右,而突发模式笔芯与负载过。这
最大限度地减少了处理器等待对外部数据的时间
以及尽量减少装弹时间。数据高速缓冲存储器
使用带有两个入口写缓冲区写策略。
字节,半字和字读取和写入都支持
移植。所有的高速缓存阵列元件是可见的软件
用于测试和预载。
单周期乘法器
该Am29240和Am29243其纳入微控制器
速率接收两个完整的组合乘法器
32比特的输入操作数,并产生一个32位结果在一
单周期。乘法器可以产生一个64位结果
在两个周期。乘法器允许最大perfor-
MANCE无需指令调度,自
乘法的延迟是相同的延迟
其他整数运算。高性能的乘法
化收益成像,信号处理和状态
建模应用。
8
Am29240微控制器系列